WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1980002881) MICRO-ORDINATEUR AVEC EPROM A MICRO-PROCESSEUR PROGRAMMABLE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1980/002881    N° de la demande internationale :    PCT/US1980/000713
Date de publication : 24.12.1980 Date de dépôt international : 09.06.1980
CIB :
G11C 16/10 (2006.01), G11C 16/32 (2006.01), G11C 5/06 (2006.01)
Déposants :
Inventeurs :
Données relatives à la priorité :
47674 12.06.1979 US
Titre (EN) MICROCOMPUTER WITH MPU-PROGRAMMABLE EPROM
(FR) MICRO-ORDINATEUR AVEC EPROM A MICRO-PROCESSEUR PROGRAMMABLE
Abrégé : front page image
(EN)A single-chip microcomputer comprises a CPU (1), a RAM (2), an EPROM (3), a timer (4), serial I/O communication logic (5), four I/O ports (11-14) and an input pin for providing a RESET signal or programming potential Vpp (23). An EPROM control register (53) in the CPU is loadable under the control of a computer program stored in an external memory (40). Responsive to a first bit in the EPROM control register an address buffer/latch (61) and a data latch (62) temporarily latch address and data information during a write operation to the EPROM. Responsive to a second bit in the EPROM control register the programming potential is applied to the EPROM for a predetermined time to program the data information into the EPROM at its associated address. The accuracy of the programming operation may be verified using the CPU under the control of the external computer program, to compare the address and data information programmed into the EPROM with the original source of such information.
(FR)Un micro-ordinateur a une seule micro-plaquette comprend une unite de traitement centrale (1) (CPU), une memoire a acces selectif (2) (RAM), une memoire morte effacable et programmable (3) (EPROM), un minuteur (4), une logique de communication 1/0 en serie, quatre points d"acces 1/0 (11-14) et une broche d"entree pour produire un signal de REMISE A ZERO ou d"un potentiel de programmation (Vpp) (23). Un registre de commande EPROM (53) dans la CPU est chargeable sous le controle d"un programme d"ordinateur stocke dans une memoire externe. En reponse a un premier bit dans le registre de commande EPROM, une adresse tampon/verrou (61) et un verrouillage de donnees (62) verrouillent temporairement l"information d"adresses et de donnees pendant l"operation d"ecriture sur l"EPROM. En reponse a un second bit dans le registre de commande EPROM, le potentiel de programmation est applique sur l"EPROM pendant un temps predetermine pour programmer l"information de donnees dans l"EPROM sur son adresse associee. La precision de l"operation de programmation peut etre verifiee en utilisant la CPU sous la commande d"un programme d"ordinateur externe pour comparer les informations d"adresses et de donnees programmees dans l"EPROM aux sources d"origine de ces informations.
États désignés :
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)