Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO1980000904) BOUCLE NUMERIQUE A PHASE BLOQUEE
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/1980/000904 N° de la demande internationale : PCT/SE1979/000205
Date de publication : 01.05.1980 Date de dépôt international : 12.10.1979
CIB :
H04L 7/04 (2006.01) ,H04L 7/02 (2006.01) ,H04L 7/033 (2006.01)
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
L
TRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
7
Dispositions pour synchroniser le récepteur avec l'émetteur
04
Commande de vitesse ou de phase au moyen de signaux de synchronisation
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
L
TRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
7
Dispositions pour synchroniser le récepteur avec l'émetteur
02
Commande de vitesse ou de phase au moyen des signaux de code reçus, les signaux ne contenant aucune information de synchronisation particulière
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
L
TRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
7
Dispositions pour synchroniser le récepteur avec l'émetteur
02
Commande de vitesse ou de phase au moyen des signaux de code reçus, les signaux ne contenant aucune information de synchronisation particulière
033
en utilisant les transitions du signal reçu pour commander la phase de moyens générateurs du signal de synchronisation, p.ex. en utilisant une boucle verrouillée en phase
Déposants :
Inventeurs :
Données relatives à la priorité :
781073613.10.1978SE
Titre (EN) DIGITAL PHASE-LOCKED LOOP
(FR) BOUCLE NUMERIQUE A PHASE BLOQUEE
Abrégé :
(EN) Digital phase-locked loop, preferably for bit rate regeneration in synchronous data transmission systems, transmitting from a sender to a receiver redundantly coded information possibly modulated in a suitable mode. An addition circuit (6) is connected to one control input of the digital controlled oscillator (4) incorporated in the loop, said addition circuit adding control signal contributions from the phase comparator circuit (5) of the loop and an error detector (3). This error detector (3) is connected to the output of the receiver data detector, and examines whether the input signal in the circuit has the expected inherent redundant properties expected taking into account the signal coding. When this is not the case, a pulse-shaped control signal is fed to the addition circuit (6).
(FR) Une boucle numerique a phase bloquee, de preference pour la regeneration du debit binaire dans des systemes de transmission de donnees synchrones, transmettant a partir d"un transmetteur vers un recepteur une information codee par redondance eventuellement modulee dans un mode approprie. Un circuit d"addition (6) est connecte a une entree de commande de l"oscillateur a commande numerique (4) incorporee dans la boucle, ledit circuit d"addition additionnant les contributions de signaux de commandes du circuit comparateur de phase (5) de la boucle et un detecteur d"erreurs (3). Ce detecteur d"erreurs (3) est connecte a la sortie du detecteur de donnees du recepteur, et examine si le signal d"entree dans le circuit possede les proprietes redondantes inherentes requises compte tenu du codage de signaux. Lorsque ceci n"est pas le cas, un signal de commande d"impulsion est envoye au circuit d"addition (6).
États désignés :
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)
Également publié sous:
US4360926