Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO1980000758) PROCESSEUR PROGRAMMABLE A SIGNAL MODULAIRE
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/1980/000758 N° de la demande internationale : PCT/US1979/000701
Date de publication : 17.04.1980 Date de dépôt international : 07.09.1979
CIB :
G06F 11/20 (2006.01) ,G06F 15/80 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11
Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
07
Réaction à l'apparition d'un défaut, p.ex. tolérance de certains défauts
16
Détection ou correction d'erreur dans une donnée par redondance dans le matériel
20
en utilisant un masquage actif du défaut, p.ex. en déconnectant les éléments défaillants ou en insérant des éléments de rechange
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15
Calculateurs numériques en général; Équipement de traitement de données en général
76
Architectures de calculateurs universels à programmes enregistrés
80
comprenant un ensemble d'unités de traitement à commande commune, p.ex. plusieurs processeurs de données à instruction unique
Déposants :
Inventeurs :
Données relatives à la priorité :
94934106.10.1978US
Titre (EN) MODULAR PROGRAMMABLE SIGNAL PROCESSOR
(FR) PROCESSEUR PROGRAMMABLE A SIGNAL MODULAIRE
Abrégé :
(EN) A signal processing system that has an improved modular architecture so that a selected number of arithmetic element (AE) units may be utilized with a single arithmetic element controller (AEC) unit to provide a system that can be readily expanded or decreased on computational ability. All of the AE units perform similar calculations under control of the AEC unit in response to common address control and coefficient signals. Each AE units has its own extended work store (EWS) unit with all of the EWS units responding to the same address and control signals, from either the AEC unit or an external interface unit to conform to the modular architecture. Each EWS unit is synchronized with the AE unit, thus allowing continuous and high speed computations to be performed. Also, each of the EWS units is coupled to the external interface unit for receiving and transferring data when not being accessed by the AEC unit. The AE units, each of which are similar, may have a single multiplier and storage unit matched to a plurality of register and arithmetic logic (RALU) units so that parallel calculations may be performed utilizing the multiplier ouput data, thus increasing the overall speed of calculation a plurality of times of the system clock speed. Another feature of the invention is that the AEC unit has an architecture that allows simplified programming. The processor system also includes a control arrangement that allows, upon failure of an AE unit or EWS unit, a redundant AE unit and EWS unit to be utilized.
(FR) Un systeme de processeur de signal qui possede une architecture modulaire amelioree afin qu"un nombre selectionne d"unites d"elements arithmetiques (EA) puissent etre utilisees avec un seul controleur d"elements arithmetiques (CEA) pour fournir un systeme qui peut aisement etre developpe ou diminue en tant qu"aptitude de calculation. Toutes les unites EA executent des calculs similaires sous le controle de l"unite CEA en reponse a des signaux communs de controle d"adresse et de coefficient. Chaque unite EA possede sa propre unite de stockage etendue de travail (SET) avec toutes les unites SET repondant aux memes signaux d"adresse et de controle depuis, soit l"unite CEA, soit une unite d"interface externe, pour se conformer a l"architecture modulaire. Chaque unite SET est synchronisee avec l"unite EA permettant ainsi l"execution de calculs continus a haute rapidite. Ainsi, chacune des unites SET est reliee a l"unite interfaciale externe pour la reception et le transfert de donnees lorsqu"elle n"est pas accessible par l"unite CEA. Les unites EA, chacune d"elles etant similaire, peuvent n"avoir qu"une seule unite de stockage et de multiplication appareillee a une pluralite d"unites de logique arithmetique et d"enregistrement (ULARE) afin que des calculs paralleles puissent etre executes en utilisant les donnees de sortie du multiplicateur, augmentant ainsi la vitesse moyenne de calcul d"une pluralite de fois la vitesse du systeme d"horloge. Une autre particularite de l"invention reside dans le fait que l"unite CEA possede une architecture qui permet une programmation simplifiee. Le systeme du processeur comprend aussi un arrangement de controle qui permet, lors d"une defaillance d"une unite EA ou SET, d"utiliser une unite EA ou SET en double.
États désignés :
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)