PATENTSCOPE sera indisponible quelques heures pour des raisons de maintenance le mardi 19.11.2019 à 16:00 CET
Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (EP2306331) CIRCUIT INTEGRE COMPRENANT DES TRANCHES DSP EN CASCADE

Office : Office européen des brevets (OEB)
Numéro de la demande : 10012360 Date de la demande : 21.12.2004
Numéro de publication : 2306331 Date de publication : 06.04.2011
Type de publication : B1
États désignés : DE, FR, GB, IE
CIB :
G06F 15/78
G06F 15/80
H03K 19/177
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15
Calculateurs numériques en général; Équipement de traitement de données en général
76
Architectures de calculateurs universels à programmes enregistrés
78
comprenant une seule unité centrale
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15
Calculateurs numériques en général; Équipement de traitement de données en général
76
Architectures de calculateurs universels à programmes enregistrés
80
comprenant un ensemble d'unités de traitement à commande commune, p.ex. plusieurs processeurs de données à instruction unique
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
K
TECHNIQUE DE L'IMPULSION
19
Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion
02
utilisant des éléments spécifiés
173
utilisant des circuits logiques élémentaires comme composants
177
disposés sous forme matricielle
Déposants : XILINX INC
Inventeurs : SIMKINS JAMES M
YOUNG STEVEN P
WONG JENNIFER
NEW BERNARD J
CHING ALVIN Y
Données relatives à la priorité : 04815225 21.12.2004 EP
53315303 29.12.2003 US
53318103 29.12.2003 US
53328003 29.12.2003 US
Titre : (DE) INTEGRIERTE SCHALTUNG MIT KASKADIERUNGS-DSP-SLICES
(EN) Integrated circuit with cascading DSP slices
(FR) CIRCUIT INTEGRE COMPRENANT DES TRANCHES DSP EN CASCADE
Abrégé : front page image
(EN) Described is an integrated circuit (IC) with columns of DSP slices that can be cascaded to create DSP circuits of varying size and complexity. Each DSP slice includes a plurality of operand input ports and a slice output port, all of which are programmably connected to general routing and logic resources. The operand ports receive operands for processing, and a slice output port conveys processed results. Each slice additionally includes a feedback port connected to the respective slice output port, to support accumulate functions in this embodiment, and a cascade input port connected to the output port of an upstream slice to support cascading.
Également publié sous:
EP1700231JP2007522699JP4664311CA2548327WO/2005/066832