Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. CN1422456 - Fast ramping of control voltage with enhanced resolution

Office Chine
Numéro de la demande 01807685.8
Date de la demande 05.03.2001
Numéro de publication 1422456
Date de publication 04.06.2003
Type de publication A
CIB
H03L 7/14
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
LCOMMANDE AUTOMATIQUE, DÉMARRAGE, SYNCHRONISATION OU STABILISATION DES GÉNÉRATEURS D'OSCILLATIONS OU D'IMPULSIONS ÉLECTRONIQUES
7Commande automatique de fréquence ou de phase; Synchronisation
06utilisant un signal de référence qui est appliqué à une boucle verrouillée en fréquence ou en phase
08Détails de la boucle verrouillée en phase
14pour assurer une fréquence constante quand la tension d'alimentation ou la tension de correction fait défaut
H03L 3/00
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
LCOMMANDE AUTOMATIQUE, DÉMARRAGE, SYNCHRONISATION OU STABILISATION DES GÉNÉRATEURS D'OSCILLATIONS OU D'IMPULSIONS ÉLECTRONIQUES
3Démarrage des générateurs
CPC
H03L 3/00
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
3Starting of generators
Déposants Ericsson Inc.
艾利森公司
Inventeurs R.O. Williams
R·O·威廉斯
Mandataires cheng tianzheng luo peng
中国专利代理(香港)有限公司
中国专利代理(香港)有限公司
Données relatives à la priorité 09544583 06.04.2000 US
Titre
(EN) Fast ramping of control voltage with enhanced resolution
(ZH) 具有增强的分辨率的控制电压的快速斜坡上升
Abrégé
(EN)
A logic circuit for generating a control voltage includes a ramp DAC and a main DAC. When the control voltage is needed, such as when an associated crystal oscillator is being ''turned on'', an input reference voltage is supplied to both the ramp DAC and the main DAC. The ramp DAC generates an output based on the input reference voltage and L supplied control bits for a (preferably short) ramp time period. The output from the ramp DAC is fed to a filter circuit that includes a capacitor to charge the capacitor and the control voltage is generated at least in part from the ramp DAC output as filtered by the capacitor. When the ramp period ends, the state of the input reference voltage is changed and the output from the main DAC, based on the changed input reference voltage and N control bits, is input to the filter. Such a two DAC arrangement allows for a shorter time constant circuit to be employed in association with the ramp DAC and a longer time constant circuit to be employed in association with the main DAC, allowing for quick ramp up of the control voltage. By adjusting the input reference voltage when supplied to the ramp DAC during the ramp period, as compared with when supplied to the main DAC after the ramp period, the circuit allows emulation of greater than L-bit control for the ramp DAC. Thus, the output of the ramp DAC may be more closely ''tuned'' to the output of the main DAC without increasing the number of control bits supplied to the ramp DAC.

(ZH)

用于产生控制电压的逻辑电路包括斜坡DAC和主DAC。当需要控制电压(诸如当晶体振荡器正在被“接通”)时,输入的参考电压被提供到斜坡DAC和主DAC。斜坡DAC在一个(优选地短的)斜坡时间间隔内根据输入参考电压和L个提供的控制比特产生一个输出。来自斜坡DAC的这个输出被馈送到包括电容的滤波器电路,以便充电该电容器,以及控制电压至少是部分地从已被电容器滤波的斜坡DAC输出中产生的。当斜坡时间间隔结束时,输入参考电压的状态被改变,以及基于改变的输入参考电压和N个控制比特的、来自主DAC的输出。被输入到滤波器。这样的两个DAC安排允许在斜坡DAC方面采用较短的时间常数电路和在主DAC方面采用较长的时间常数电路,从而允许控制电压的快速斜坡上升。通过在斜坡时间间隔期间被加到斜坡DAC时调节输入参考电压,与在斜坡上升时间间隔后加到主DAC时相比较,电路允许对于斜坡DAC进行大于L比特的控制模拟。因此,斜坡DAC的输出可以更接近地“被调谐”到主DAC的输出,而不用增加提供给斜坡DAC的控制比特的数目。

Également publié en tant que