WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
maximize
Traduction automatique
1. (WO2016149961) DISPOSITIF DE COMMANDE SOURCE ET PROCÉDÉ DE COMMANDE SOURCE POUR PANNEAU À CRISTAUX LIQUIDES AYANT DES LARGEURS D'ATTAQUE DE RANGÉES INÉGALES

说明书

发明名称 0001   0002   0003   0004   0005   0006   0007   0008   0009   0010   0011   0012   0013   0014   0015   0016   0017   0018   0019   0020   0021   0022   0023   0024   0025   0026   0027   0028   0029   0030   0031   0032   0033   0034   0035   0036   0037   0038   0039   0040   0041   0042   0043   0044   0045   0046   0047   0048   0049   0050   0051   0052   0053   0054   0055   0056   0057   0058   0059   0060   0061   0062   0063   0064   0065   0066   0067   0068   0069   0070   0071   0072   0073   0074   0075   0076   0077   0078  

权利要求书

1   2   3   4   5   6   7   8   9   10   11   12   13   14  

附图

0001(R26)   0002(R26)   0003(R26)   0004(R26)   0005(R26)   0006(R26)   0007(R26)   0008(R26)   0009(R26)  

说明书

发明名称 : 不等行驱动宽度的液晶面板的源极驱动器及源极驱动方法

技术领域

[0001]
本发明涉及显示技术领域,尤其涉及一种不等行驱动宽度的液晶面板的源极驱动器及源极驱动方法。

背景技术

[0002]
随着显示技术的发展,液晶显示器(Liquid Crystal Display,LCD)等平面显示装置因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、个人数字助理、数字相机、笔记本电脑、台式计算机等各种消费性电子产品,成为显示装置中的主流。
[0003]
主动矩阵式液晶显示器(Active Matrix Liquid Crystal Display,AMLCD)是目前最常用的显示装置,所述主动矩阵式液晶显示器包含多条水平方向延伸的扫描线和沿垂直方向延伸的数据线,多条扫描线与多条数据线的交叉出多个像素区域,每一像素区域内设有一个像素,每个像素具有一个薄膜晶体管(Thin Film Transistor,TFT)。所述扫描线电性连接于栅极驱动器,用于传输扫描信号,所述数据线电性连接于源极驱动器,用于传输数据信号。如果在水平方向的某一扫描线上施加足够的正电压,则会使得该条扫描线上的所有TFT打开,此时该条扫描线上的像素电极会与垂直方向的数据线连接,将数据线上的所加载的数据信号电压写入像素中,从而显示画面。
[0004]
图1为现有的源极驱动器的结构示意图,如图1所示,源极驱动器2包含有第一、第二移位寄存器211、212、第一、第二主栓锁电路221、222、第一、第二次栓锁电路231、232、第一、第二电位转换电路241、242、第一、第二数字至模拟转换电路251、252、第一、第二输出缓冲电路261、262、及第一、第二输出电路271、272。其中,第一移位寄存器211、第一主栓锁电路221、第一次栓锁电路231、第一电位转换电路241、第一数字至模拟转换电路251、第一输出缓冲电路261、及第一输出电路271构成信号通道281,信号通道281所生成的源极驱动信号通过数据线传输到对应像素,使得像素发光。上述现有的源极驱动器每次扫描时行驱动宽度均相同,无法动态调整,仅适用于传统的矩形显示器。
[0005]
然而,随着显示技术的不断发展,用户对非矩形显示器的需求也越来越多,在非矩形显示器中,由于其显示形状不规则,所以其一行进行显示 的像素数量也不相同。以图2所示为一种不规则显示面板的像素排列示意图,该不规则显示面板包括像素pixel(1,1)至pixel(3,5)共15颗像素,其中位于显示区域内的显示像素为第一行的pixel(1,2)至pixel(1,4)三颗,第二行的pixel(2,1)至pixel(2,5)五颗,第三行的pixel(3,2)至pixel(3,4)三颗,其余像素均为不显示像素,向不显示像素输入数据信号将造成能耗的浪费,因此需要源极驱动器能够根据每一行所需的显示像素数量调整其行驱动宽度,以节省能耗。
[0006]
发明内容
[0007]
本发明的目的在于提供一种不等行驱动宽度的液晶面板的源极驱动器,能够动态调整每一行扫描时的行驱动宽度,使得数据信号仅在每一行需要显示的像素中传输,而不会传输到每一行不需要显示的像素中,适用于非矩形显示,并能够减少液晶面板的输出功耗。
[0008]
本发明的目的还在于提供一种不等行驱动宽度的液晶面板的源极驱动方法,能够动态调整每一行扫描时的行驱动宽度,使得数据信号仅在每一行需要显示的像素中传输,而不会传输到每一行不需要显示的像素中,适用于非矩形显示,并能够减少液晶面板的输出功耗。
[0009]
为实现上述目的,本发明首先提供一种不等行驱动宽度的液晶面板的源极驱动器,包括:一输入信号解码控制单元、及与所述输入信号解码控制单元电性连接的多个数据信号输出通道;
[0010]
所述输入信号解码控制单元接收数据信号输出通道起始地址信号、数据信号输出通道中止地址信号、及数据信号输入时序控制信号;
[0011]
所述输入信号解码控制单元输出数据信号输出时序控制信号;
[0012]
所述输入信号解码控制单元根据接收到的数据信号输出通道起始地址信号、及数据信号输出通道中止地址信号控制启动的数据信号输出通道的数量来调整每次扫描时的行驱动宽度。
[0013]
所述输入信号解码控制单元包括一复合开关模块,所述复合开关模块包括第一薄膜晶体管、第二薄膜晶体管、及第三反向薄膜晶体管;
[0014]
所述第一薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于数据信号输入时序控制信号,漏极电性连接于对应起始地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的源极;
[0015]
所述第二薄膜晶体管的栅极电性连接于数据信号输出通道中止地址信号,源极电性连接于数据信号输出时序控制信号,漏极电性连接于对应中止地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的漏极;
[0016]
所述第三反向薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于第一薄膜晶体管的漏极,漏极电性连接于第二薄膜晶体管的漏极。
[0017]
所述数据信号输出通道起始地址信号、及数据信号输出通道中止地址信号编码于数据信号传输的封包中,与数据信号共同传输。
[0018]
通过修改mini-LVDS传输协议的解码拓谱来增加一长度设定模式,所述长度设定模式用于传输数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号。
[0019]
通过一3线至8线解码电路对编码于数据信号传输的封包中的数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号进行解码。
[0020]
所述数据信号输出通道包括:与输入信号解码控制单元电性连接的移位寄存器及主栓锁电路、与主栓锁电路电性连接的次栓锁电路、与次栓锁电路电性连接的电位转换电路、与电位转换电路电性连接的数字至模拟转换电路、与数字至模拟转换电路电性连接的输出缓冲电路、及与输出缓冲电路电性连接的输出电路。
[0021]
本发明还提供一种不等行驱动宽度的液晶面板的源极驱动器,包括:一输入信号解码控制单元、及与所述输入信号解码控制单元电性连接的多个数据信号输出通道;
[0022]
所述输入信号解码控制单元接收数据信号输出通道起始地址信号、数据信号输出通道中止地址信号、及数据信号输入时序控制信号;
[0023]
所述输入信号解码控制单元输出数据信号输出时序控制信号;
[0024]
所述输入信号解码控制单元根据接收到的数据信号输出通道起始地址信号、及数据信号输出通道中止地址信号控制启动的数据信号输出通道的数量来调整每次扫描时的行驱动宽度;
[0025]
其中,所述输入信号解码控制单元包括一复合开关模块,所述复合开关模块包括第一薄膜晶体管、第二薄膜晶体管、及第三反向薄膜晶体管;
[0026]
所述第一薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于数据信号输入时序控制信号,漏极电性连接于对应起始地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的源极;
[0027]
所述第二薄膜晶体管的栅极电性连接于数据信号输出通道中止地址信号,源极电性连接于数据信号输出时序控制信号,漏极电性连接于对应中止地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的漏极;
[0028]
所述第三反向薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于第一薄膜晶体管的漏极,漏极电性连接于第二薄 膜晶体管的漏极;
[0029]
其中,所述数据信号输出通道包括:与输入信号解码控制单元电性连接的移位寄存器及主栓锁电路、与主栓锁电路电性连接的次栓锁电路、与次栓锁电路电性连接的电位转换电路、与电位转换电路电性连接的数字至模拟转换电路、与数字至模拟转换电路电性连接的输出缓冲电路、及与输出缓冲电路电性连接的输出电路。
[0030]
本发明还提供一种不等行驱动宽度的液晶面板的源极驱动方法,包括如下步骤:
[0031]
步骤1、提供一不等行驱动宽度的液晶面板的源极驱动器;
[0032]
该不等行驱动宽度的液晶面板的源极驱动器包括:一输入信号解码控制单元、及与所述输入信号解码控制单元电性连接的多个数据信号输出通道;
[0033]
步骤2、向所述输入信号解码控制单元输入数据信号输出通道起始地址信号、数据信号输出通道中止地址信号、及数据信号输入时序控制信号;
[0034]
步骤3、所述输入信号解码控制单元解码所接收到的数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号,设定数据信号输出通道起始地址和数据信号输出通道中止地址;
[0035]
步骤4、向对应所述数据信号输出通道起始地址和数据信号输出通道中止地址之间的数据信号通道输入数据信号,并将所述数据信号传输到对应的像素。
[0036]
所述输入信号解码控制单元包括一复合开关模块,所述复合开关模块包括第一薄膜晶体管、第二薄膜晶体管、及第三反向薄膜晶体管;
[0037]
所述第一薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于数据信号输入时序控制信号,漏极电性连接于对应起始地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的源极;
[0038]
所述第二薄膜晶体管的栅极电性连接于数据信号输出通道中止地址信号,源极电性连接于数据信号输出时序控制信号,漏极电性连接于对应中止地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的漏极;
[0039]
所述第三反向薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于第一薄膜晶体管的漏极,漏极电性连接于第二薄膜晶体管的漏极。
[0040]
所述步骤2中数据信号输出通道起始地址信号、及数据信号输出通道中止地址信号编码于数据信号传输的封包中,与数据信号共同传输。
[0041]
所述步骤2通过修改mini-LVDS传输协议的解码拓谱来增加一长度设 定模式,所述长度设定模式用于传输数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号。
[0042]
本发明的有益效果:本发明提供的一种不等行驱动宽度的液晶面板的源极驱动器及源极驱动方法,通过设置与多个数据信号输出通道电性连接的输入信号解码控制单元,并将数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号编码于数据信号传输的封包中,发送给输入信号解码控制单元,所述输入信号解码控制单元根据接收到的数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号控制启动的数据信号输出通道的数量来调整每次扫描时的行驱动宽度,能够动态调整每一行扫描时的行驱动宽度,使得数据信号仅在每一行需要显示的像素中传输,而不会传输到每一行不需显示的像素中,适用于非矩形显示,减少了液晶面板的输出功耗,且所述不等行驱动宽度的液晶面板的源极驱动器基于现有驱动架构设计,结构简单。
[0043]
为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。

附图说明

[0044]
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
[0045]
附图中,
[0046]
图1现有的源极驱动器的结构示意图;
[0047]
图2为一种不规则液晶面板的像素排列示意图;
[0048]
图3为本发明的不等行驱动宽度的液晶面板的源极驱动器的结构示意图;
[0049]
图4为本发明的不等行驱动宽度的液晶面板的源极驱动器中复合开关模块的电路图;
[0050]
图5为本发明的不等行驱动宽度的液晶面板的源极驱动器中一种解码电路的电路图;
[0051]
图6为现有的mini-LVDS传输协议的波形图;
[0052]
图7为本发明对mini-LVDS传输协议进行改进后的波形图;
[0053]
图8为根据图7所示mini-LVDS传输协议传输时的输出波形图;
[0054]
图9为本发明的不等行驱动宽度的液晶面板的源极驱动器的行驱动宽度波形图。

具体实施方式

[0055]
为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
[0056]
请参阅图3,本发明首先提供一种不等行驱动宽度的液晶面板的源极驱动器,包括:一输入信号解码控制单元10、及与所述输入信号解码控制单元10电性连接的多个数据信号输出通道20。
[0057]
所述输入信号解码控制单元10接收数据信号输出通道起始地址信号SET_start、数据信号输出通道中止地址信号SET_end、及数据信号输入时序控制信号DIO_in;所述输入信号解码控制单元10输出数据信号输出时序控制信号DIO_out;所述输入信号解码控制单元10根据接收到的数据信号输出通道起始地址信号SET_start、及数据信号输出通道中止地址信号SET_end控制启动的数据信号输出通道20的数量来调整每次扫描时的行驱动宽度。
[0058]
具体地,所述数据信号输出通道20包括:与输入信号解码控制单元10电性连接的移位寄存器及主栓锁电路、与主栓锁电路电性连接的次栓锁电路、与次栓锁电路电性连接的电位转换电路、与电位转换电路电性连接的数字至模拟转换电路、与数字至模拟转换电路电性连接的输出缓冲电路、及与输出缓冲电路电性连接的输出电路。
[0059]
请参阅图4,所述输入信号解码控制单元10包括一复合开关模块SW_MUX,所述复合开关模块SW_MUX包括第一薄膜晶体管T1、第二薄膜晶体管T2、及第三反向薄膜晶体管T3。所述第一薄膜晶体管T1的栅极电性连接于数据信号输出通道起始地址信号SET_start,源极电性连接于数据信号输入时序控制信号DIO_in,漏极电性连接于对应起始地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管T3的源极;所述第二薄膜晶体管T2的栅极电性连接于数据信号输出通道中止地址信号SET_end,源极电性连接于数据信号输出时序控制信号DIO_out,漏极电性连接于对应中止地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管T3的漏极;所述第三反向薄膜晶体管T3的栅极电性连接于数据信号输出通道起始地址信号SET_start,源极电性连接于第一薄膜晶体管T1的漏极,漏极电性连接于第二薄膜晶体管T2的漏极。
[0060]
进一步地,所述数据信号输出通道起始地址信号SET_start、及数据信号输出通道中止地址信号SET_end编码于数据信号Data传输的封包中,与数据信号Data共同传输。优选的,通过改进mini-LVDS传输协议来传输数 据信号输出通道起始地址信号SET_start、数据信号输出通道中止地址信号SET_end、及数据信号。请参阅图6,通常mini-LVDS传输模式分为重置RESET与数据传输DataSampling两种,请参阅图7,本发明对通常意义上的mini-LVDS传输模式进行改进,通过修改mini-LVDS传输协议的解码拓谱(protocol)来增加一长度设定模式LENGTH DEFINE,所述长度设定模式LENGTH DEFINE用于传输数据信号输出通道起始地址信号SET_start、与数据信号输出通道中止地址信号SET_end。
[0061]
通过一解码电路对编码于数据信号Data传输的封包中的数据信号输出通道起始地址信号SET_start、与数据信号输出通道中止地址信号SET_end进行解码,得到数据信号输出通道起始地址和数据信号输出通道中止地址。
[0062]
具体的,请参阅图5,图5为本发明的一种3线至8线解码电路的电路图,该解码电路的输入端包括第一、第二、第三输入通道,每条通道分为正向通道与反向通道,即第一、第二、第三正向输入通道D0、D1、D2,第一、第二、第三反向输入通道D0’、D1’、D2’。数字信号“0”与“1”经过正向通道传输时,信号不变;经过反向通道传输时,“0”将会被反向为“1”,“1”将会被反向为“0”。所述解码电路的输出端包括第一至第八个输出通道Y0至Y7,每一输出通道均从第一、第二、第三正向输入通道D0、D1、D2与第一、第二、第三反向输入通道D0’、D1’、D2’这六条通道中的三条接收输入信号,且每一输出通道接收的输入信号的三条通道的组合不同。以第一输出通道Y0为例,第一输出通道Y0接收第一、第二、第三反向输入通道D0’、D1’、D2’传来的信号,即Y0=D0’D1’D2’;当第一、第二、第三反向输入通道D0’、D1’、D2’传来的信号均为“1”,即向第一、第二、第三输入通道输入的信号均为“0”时,即向所述解码电路输入“3’b000”信号时,有Y0=1,第一输出通道Y0启用,以控制相对应地址的数据信号输出通道打开。类似的,所有解码电路的输入信号与启用的输出通道之间的关系如下表1所示,所述解码电路的输入信号即为数据信号输出通道起始地址信号SET_start、与数据信号输出通道中止地址信号SET_end。
[0063]
[表0001]
D2D1D0Y0Y1Y2Y3Y4Y5Y6Y7
3’b0001
3’b001 1
3’b010 1
3’b011 1

[0064]
[表0002]
3’b100 1
3’b101 1
3’b110 1
3’b111 1

[0065]
表1
[0066]
在上述不等行驱动宽度的液晶面板的源极驱动器的基础上,本发明还提供一种不等行驱动宽度的液晶面板的源极驱动方法,包括如下步骤:
[0067]
步骤1、请同时参阅图3、图4,提供一不等行驱动宽度的液晶面板的源极驱动器。
[0068]
该不等行驱动宽度的液晶面板的源极驱动器包括:一输入信号解码控制单元10、及与所述输入信号解码控制单元10电性连接的多个数据信号输出通道20。
[0069]
所述数据信号输出通道20包括:与输入信号解码控制单元10电性连接的移位寄存器及主栓锁电路、与主栓锁电路电性连接的次栓锁电路、与次栓锁电路电性连接的电位转换电路、与电位转换电路电性连接的数字至模拟转换电路、与数字至模拟转换电路电性连接的输出缓冲电路、及与输出缓冲电路电性连接的输出电路。
[0070]
所述输入信号解码控制单元10包括一复合开关模块SW_MUX,所述复合开关模块SW_MUX包括第一薄膜晶体管T1、第二薄膜晶体管T2、及第三反向薄膜晶体管T3。所述第一薄膜晶体管T1的栅极电性连接于数据信号输出通道起始地址信号SET_start,源极电性连接于数据信号输入时序控制信号DIO_in,漏极电性连接于对应起始地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管T3的源极;所述第二薄膜晶体管T2的栅极电性连接于数据信号输出通道中止地址信号SET_end,源极电性连接于数据信号输出时序控制信号DIO_out,漏极电性连接于对应中止地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管T3的漏极;所述第三反向薄膜晶体管T3的栅极电性连接于数据信号输出通道起始地址信号SET_start,源极电性连接于第一薄膜晶体管T1的漏极,漏极电性连接于第二薄膜晶体管T2的漏极。
[0071]
步骤2、向所述输入信号解码控制单元10输入数据信号输出通道起始地址信号SET_start、数据信号输出通道中止地址信号SET_end、及数据信号输入时序控制信号DIO_in。
[0072]
所述步骤2中数据信号输出通道起始地址信号SET_start、及数据信号输出通道中止地址信号SET_end编码于数据信号Data传输的封包中,与数 据信号Data共同传输。优选的,通过修改mini-LVDS传输协议的解码拓谱来增加一长度设定模式LENGTH DEFINE,所述长度设定模式LENGTH DEFINE用于传输数据信号输出通道起始地址信号SET_start、与数据信号输出通道中止地址信号SET_end。
[0073]
步骤3、所述输入信号解码控制单元10解码所接收到的数据信号输出通道起始地址信号SET_start、与数据信号输出通道中止地址信号SET_end,设定数据信号输出通道起始地址和数据信号输出通道中止地址。
[0074]
具体地,通过一如图5所示的3线至8线解码电路对编码于数据信号Data传输的封包中的数据信号输出通道起始地址信号SET_start、与数据信号输出通道中止地址信号SET_end进行解码,得到数据信号输出通道起始地址和数据信号输出通道中止地址。
[0075]
步骤4、向对应所述数据信号输出通道起始地址和数据信号输出通道中止地址之间的数据信号通道20输入数据信号Data,并将所述数据信号Data传输到对应的像素。
[0076]
请参阅图8与图9,图8为采用经本发明改进的mini-LVDS传输协议传输时的输出波形图,图9为本发明的源极驱动器的行驱动宽度波形图。从图8、图9可见,本发明输出的行驱动宽度随着数据信号输出通道起始地址和数据信号输出通道中止地址的改变而改变,实现了动态调整每一行扫描时的行驱动宽。
[0077]
综上所述,本发明的不等行驱动宽度的液晶面板的源极驱动器及源极驱动方法,通过设置与多个数据信号输出通道电性连接的输入信号解码控制单元,并将数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号编码于数据信号传输的封包中,发送给输入信号解码控制单元,所述输入信号解码控制单元根据接收到的数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号控制启动的数据信号输出通道的数量来调整每次扫描时的行驱动宽度,能够动态调整每一行扫描时的行驱动宽度,使得数据信号仅在每一行需要显示的像素中传输,而不会传输到每一行不需显示的像素中,适用于非矩形显示,减少了液晶面板的输出功耗,且所述不等行驱动宽度的液晶面板的源极驱动器基于现有驱动架构设计,结构简单。
[0078]
以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。

权利要求书

[权利要求 1]
一种不等行驱动宽度的液晶面板的源极驱动器,包括:一输入信号解码控制单元、及与所述输入信号解码控制单元电性连接的多个数据信号输出通道;所述输入信号解码控制单元接收数据信号输出通道起始地址信号、数据信号输出通道中止地址信号、及数据信号输入时序控制信号;所述输入信号解码控制单元输出数据信号输出时序控制信号;所述输入信号解码控制单元根据接收到的数据信号输出通道起始地址信号、及数据信号输出通道中止地址信号控制启动的数据信号输出通道的数量来调整每次扫描时的行驱动宽度。
[权利要求 2]
如权利要求1所述的不等行驱动宽度的液晶面板的源极驱动器,其中,所述输入信号解码控制单元包括一复合开关模块,所述复合开关模块包括第一薄膜晶体管、第二薄膜晶体管、及第三反向薄膜晶体管;所述第一薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于数据信号输入时序控制信号,漏极电性连接于对应起始地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的源极;所述第二薄膜晶体管的栅极电性连接于数据信号输出通道中止地址信号,源极电性连接于数据信号输出时序控制信号,漏极电性连接于对应中止地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的漏极;所述第三反向薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于第一薄膜晶体管的漏极,漏极电性连接于第二薄膜晶体管的漏极。
[权利要求 3]
如权利要求1所述的不等行驱动宽度的液晶面板的源极驱动器,其中,所述数据信号输出通道起始地址信号、及数据信号输出通道中止地址信号编码于数据信号传输的封包中,与数据信号共同传输。
[权利要求 4]
如权利要求3所述的不等行驱动宽度的液晶面板的源极驱动器,其中,通过修改mini-LVDS传输协议的解码拓谱来增加一长度设定模式,所述长度设定模式用于传输数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号。
[权利要求 5]
如权利要求3所述的不等行驱动宽度的液晶面板的源极驱动器,其中,通过一3线至8线解码电路对编码于数据信号传输的封包中的数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号进行解码。
[权利要求 6]
如权利要求1所述的不等行驱动宽度的液晶面板的源极驱动器,其中,所述数据信号输出通道包括:与输入信号解码控制单元电性连接的移位寄存器及主栓锁电路、与主栓锁电路电性连接的次栓锁电路、与次栓锁电路电性连接的电位转换电路、与电位转换电路电性连接的数字至模拟转换电路、与数字至模拟转换电路电性连接的输出缓冲电路、及与输出缓冲电路电性连接的输出电路。
[权利要求 7]
一种不等行驱动宽度的液晶面板的源极驱动器,包括:一输入信号解码控制单元、及与所述输入信号解码控制单元电性连接的多个数据信号输出通道;所述输入信号解码控制单元接收数据信号输出通道起始地址信号、数据信号输出通道中止地址信号、及数据信号输入时序控制信号;所述输入信号解码控制单元输出数据信号输出时序控制信号;所述输入信号解码控制单元根据接收到的数据信号输出通道起始地址信号、及数据信号输出通道中止地址信号控制启动的数据信号输出通道的数量来调整每次扫描时的行驱动宽度;其中,所述输入信号解码控制单元包括一复合开关模块,所述复合开关模块包括第一薄膜晶体管、第二薄膜晶体管、及第三反向薄膜晶体管;所述第一薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于数据信号输入时序控制信号,漏极电性连接于对应起始地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的源极;所述第二薄膜晶体管的栅极电性连接于数据信号输出通道中止地址信号,源极电性连接于数据信号输出时序控制信号,漏极电性连接于对应中止地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的漏极;所述第三反向薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于第一薄膜晶体管的漏极,漏极电性连接于第二薄膜晶体管的漏极;其中,所述数据信号输出通道包括:与输入信号解码控制单元电性连接的移位寄存器及主栓锁电路、与主栓锁电路电性连接的次栓锁电路、与次栓锁电路电性连接的电位转换电路、与电位转换电路电性连接的数字至模拟转换电路、与数字至模拟转换电路电性连接的输出缓冲电路、及与输出缓冲电路电性连接的输出电路。
[权利要求 8]
如权利要求7所述的不等行驱动宽度的液晶面板的源极驱动器,其中,所述数据信号输出通道起始地址信号、及数据信号输出通道中止地址信号编码于数据信号传输的封包中,与数据信号共同传输。
[权利要求 9]
如权利要求8所述的不等行驱动宽度的液晶面板的源极驱动器,其中,通过修改mini-LVDS传输协议的解码拓谱来增加一长度设定模式,所述长度设定模式用于传输数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号。
[权利要求 10]
如权利要求8所述的不等行驱动宽度的液晶面板的源极驱动器,其中,通过一3线至8线解码电路对编码于数据信号传输的封包中的数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号进行解码。
[权利要求 11]
一种不等行驱动宽度的液晶面板的源极驱动方法,包括如下步骤:步骤1、提供一不等行驱动宽度的液晶面板的源极驱动器;该不等行驱动宽度的液晶面板的源极驱动器包括:一输入信号解码控制单元、及与所述输入信号解码控制单元电性连接的多个数据信号输出通道;步骤2、向所述输入信号解码控制单元输入数据信号输出通道起始地址信号、数据信号输出通道中止地址信号、及数据信号输入时序控制信号;步骤3、所述输入信号解码控制单元解码所接收到的数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号,设定数据信号输出通道起始地址和数据信号输出通道中止地址;步骤4、向对应所述数据信号输出通道起始地址和数据信号输出通道中止地址之间的数据信号通道输入数据信号,并将所述数据信号传输到对应的像素。
[权利要求 12]
如权利要求11所述的不等行驱动宽度的液晶面板的源极驱动方法,其中,所述输入信号解码控制单元包括一复合开关模块,所述复合开关模块包括第一薄膜晶体管、第二薄膜晶体管、及第三反向薄膜晶体管;所述第一薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于数据信号输入时序控制信号,漏极电性连接于对应起始地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的源极;所述第二薄膜晶体管的栅极电性连接于数据信号输出通道中止地址信号,源极电性连接于数据信号输出时序控制信号,漏极电性连接于对应中止地址的数据信号输出通道的移位寄存器及第三反向薄膜晶体管的漏极;所述第三反向薄膜晶体管的栅极电性连接于数据信号输出通道起始地址信号,源极电性连接于第一薄膜晶体管的漏极,漏极电性连接于第二薄膜晶体管的漏极。
[权利要求 13]
如权利要求11所述的不等行驱动宽度的液晶面板的源极驱动方法,其中,所述步骤2中数据信号输出通道起始地址信号、及数据信号输出通 道中止地址信号编码于数据信号传输的封包中,与数据信号共同传输。
[权利要求 14]
如权利要求13所述的不等行驱动宽度的液晶面板的源极驱动方法,其中,所述步骤2通过修改mini-LVDS传输协议的解码拓谱来增加一长度设定模式,所述长度设定模式用于传输数据信号输出通道起始地址信号、与数据信号输出通道中止地址信号。

附图

[ 图 0001]   [根据细则26改正 19.06.2015] 

[ 图 0002]   [根据细则26改正 19.06.2015] 

[ 图 0003]   [根据细则26改正 19.06.2015] 

[ 图 0004]   [根据细则26改正 19.06.2015] 

[ 图 0005]   [根据细则26改正 19.06.2015] 

[ 图 0006]   [根据细则26改正 19.06.2015] 

[ 图 0007]   [根据细则26改正 19.06.2015] 

[ 图 0008]   [根据细则26改正 19.06.2015] 

[ 图 0009]   [根据细则26改正 19.06.2015]