Parte del contenido de esta aplicación no está disponible en este momento.
Si esta situación persiste, contáctenos aComentarios y contacto
1. (WO2019046111) MEMORY ARRAY ACCESSIBILITY
Datos bibliográficos más recientes de la Oficina Internacional    Formular observación

Nº de publicación: WO/2019/046111 Nº de la solicitud internacional: PCT/US2018/047862
Fecha de publicación: 07.03.2019 Fecha de presentación de la solicitud internacional: 24.08.2018
CIP:
G06F 3/06 (2006.01)
G FISICA
06
COMPUTO; CALCULO; CONTEO
F
TRATAMIENTO DE DATOS DIGITALES ELECTRICOS
3
Disposiciones de entrada para la transferencia de datos destinados a ser procesados en una forma utilizable por el computador; Disposiciones de salida para la transferencia de datos desde la unidad de procesamiento a la unidad de salida, p. ej. disposiciones de interfaz
06
Entrada digital a partir de, o salida digital hacia soportes de registro
Solicitantes:
MICRON TECHNOLOGY, INC. [US/US]; MAIL STOP 525 8000 SOUTH FEDERAL WAY P.O. BOX 6 BOISE, Idaho 83707-0006, US
Personas inventoras:
PENNEY, Daniel B.; US
HOWE, Gary L.; US
Mandataria/o:
GALLUS, Nathan J.; US
Datos de prioridad:
15/691,48430.08.2017US
Título (EN) MEMORY ARRAY ACCESSIBILITY
(FR) ACCESSIBILITÉ À UN RÉSEAU DE MÉMOIRES
Resumen:
(EN) Apparatuses and methods for memory array accessibility can include an apparatus with an array of memory cells. The array can include a first portion accessible by a controller of the array and inaccessible to devices external to the apparatus. The array can include a second portion accessible to the devices external to the apparatus. The array can include a number of registers that store row address that indicate which portion of the array is the first portion. The apparatus can include the controller configured to access the number of registers to allow access to the second portion by the devices external to the apparatus based on the stored row addresses.
(FR) Selon la présente invention, des appareils et des procédés destinés à l’accessibilité à un réseau de mémoires peuvent comprendre un appareil ayant un réseau de cellules de mémoire. Le réseau peut comprendre une première partie accessible par un contrôleur du réseau et inaccessible à des dispositifs externes à l’appareil. Le réseau peut comprendre une seconde partie accessible aux dispositifs externes à l’appareil. Le réseau peut comprendre un certain nombre de registres qui stockent une adresse de rangée qui indique quelle partie du réseau est la première partie. L’appareil peut comprendre le contrôleur configuré pour accéder au nombre de registres pour permettre un accès à la seconde partie par les dispositifs externes à l’appareil sur la base des adresses de rangée stockées.
front page image
Estados designados: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Oficina Eurasiática de Patentes (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Oficina Europea de Patentes (OEP) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organización Africana de la Propiedad Intelectual (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Idioma de publicación: Inglés (EN)
Idioma de la solicitud: Inglés (EN)