Parte del contenido de esta aplicación no está disponible en este momento.
Si esta situación persiste, contáctenos aComentarios y contacto
1. (WO2019032095) BASIC INPUT/OUTPUT SYSTEM UPDATES
Datos bibliográficos más recientes de la Oficina Internacional    Formular observación

Nº de publicación: WO/2019/032095 Nº de la solicitud internacional: PCT/US2017/045856
Fecha de publicación: 14.02.2019 Fecha de presentación de la solicitud internacional: 08.08.2017
CIP:
G06F 8/65 (2018.01) ,G06F 9/4401 (2018.01)
[IPC code unknown for G06F 8/65][IPC code unknown for G06F 9/4401]
Solicitantes:
HEWLETT-PACKARD DEVELOPMENT COMPANY L.P. [US/US]; 10300 Energy Drive Spring, Texas 77389, US
Personas inventoras:
STEWART, Christopher H,; US
ANBAZHAGEN, Baraneedharan; US
WANG, Lan; US
PARK, Stanley Hyojun,; US
ALI, Vali; US
LIU, Wei Ze,; US
PIWONKA, Mark A,; US
Mandataria/o:
LEMMON, Marcus; US
Datos de prioridad:
Título (EN) BASIC INPUT/OUTPUT SYSTEM UPDATES
(FR) MISES À JOUR DE SYSTÈME D'ENTRÉE/SORTIE DE BASE
Resumen:
(EN) Examples associated with basic input/output system (BIOS) updates are described. One example method includes system management mode locking a first pre-extensible firmware interface initialization (PEI) region and a driver execution environment (DXE) region of a shared serial peripheral (SPI) chip of a BIOS of a computer. A second PEI region of the shared SPI chip is chipset locked. A record in a system management random access memory associated with a video option read only memory (ROM) is created. The video option ROM is loaded. The first PEI region is updated, and periodic graphical updates regarding the progress of updating the first PEI region are provided using the video option ROM.
(FR) Des exemples relatifs à des mises à jour d'un système d'entrée/sortie de base (BIOS) sont décrits dans le cadre de la présente invention. Un procédé donné à titre d'exemple consiste à verrouiller un mode de gestion de système d'une première région d'initialisation d'interface micrologicielle pré-extensible (PEI) et d'une région d'environnement d'exécution de pilote (DXE) d'une puce périphérique série partagée (SPI) d'un BIOS d'un ordinateur. Une seconde région de PEI de la puce SPI partagée est verrouillée par jeu de puces. Un enregistrement dans une mémoire vive de gestion de système associé à une mémoire morte (ROM) d'option vidéo est créé. La ROM d'option vidéo est chargée. La première région de PEI est mise à jour, et des mises à jour graphiques périodiques concernant l'avancement de la mise à jour de la première région de PEI sont fournies à l'aide de la ROM d'option vidéo.
front page image
Estados designados: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Oficina Eurasiática de Patentes (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Oficina Europea de Patentes (OEP) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organización Africana de la Propiedad Intelectual (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Idioma de publicación: Inglés (EN)
Idioma de la solicitud: Inglés (EN)