Parte del contenido de esta aplicación no está disponible en este momento.
Si esta situación persiste, contáctenos aComentarios y contacto
1. (WO2018189964) MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY ELEMENT, MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY, NON-VOLATILE LOGIC CIRCUIT AND MAGNETIC NEURO-ELEMENT
Datos bibliográficos más recientes de la Oficina InternacionalFormular observación

Nº de publicación: WO/2018/189964 Nº de la solicitud internacional: PCT/JP2017/046623
Fecha de publicación: 18.10.2018 Fecha de presentación de la solicitud internacional: 26.12.2017
CIP:
H01L 21/8239 (2006.01) ,H01L 27/105 (2006.01) ,H01L 29/82 (2006.01) ,H01L 43/08 (2006.01)
H ELECTRICIDAD
01
ELEMENTOS ELECTRICOS BASICOS
L
DISPOSITIVOS SEMICONDUCTORES; DISPOSITIVOS ELECTRICOS DE ESTADO SOLIDO NO PREVISTOS EN OTRO LUGAR
21
Procedimientos o aparatos especialmente adaptados para la fabricación o el tratamiento de dispositivos semiconductores o de dispositivos de estado sólido, o bien de sus partes constitutivas
70
Fabricación o tratamiento de dispositivos que consisten en una pluralidad de componentes de estado sólido o de circuitos integrados formados en o sobre un sustrato común, o de partes constitutivas específicas de éstos; Fabricación de dispositivos de circuito integrado o de partes constitutivas específicas de éstos
77
Fabricación o tratamiento de dispositivos que consisten en una pluralidad de componentes de estado sólido o circuitos integrados formados en o sobre un sustrato común
78
con una división ulterior del sustrato en una pluralidad de componentes individuales
82
para producir dispositivos, p. ej. circuitos integrados que consisten cada uno en una pluralidad de componentes
822
siendo el sustrato un semiconductor, utilizando tecnología de silicio
8232
Tecnología de efecto de campo
8234
Tecnología MIS
8239
Estructuras de memorias
H ELECTRICIDAD
01
ELEMENTOS ELECTRICOS BASICOS
L
DISPOSITIVOS SEMICONDUCTORES; DISPOSITIVOS ELECTRICOS DE ESTADO SOLIDO NO PREVISTOS EN OTRO LUGAR
27
Dispositivos que consisten en una pluralidad de componentes semiconductores o de otros componentes de estado sólido formados en o sobre un sustrato común
02
incluyendo componentes semiconductores especialmente adaptados para rectificación, amplificación, generación de oscilaciones, conmutación y teniendo al menos una barrera de potencial o una barrera de superficie.; incluyendo elementos de circuito pasivos integrados con al menos una barrera de potencial o una barrera de superficie
04
el sustrato común es un cuerpo semiconductor
10
con una pluralidad de componentes individuales en una configuración repetitiva
105
comprendiendo componentes de efecto de campo
H ELECTRICIDAD
01
ELEMENTOS ELECTRICOS BASICOS
L
DISPOSITIVOS SEMICONDUCTORES; DISPOSITIVOS ELECTRICOS DE ESTADO SOLIDO NO PREVISTOS EN OTRO LUGAR
29
Dispositivos semiconductores adaptados a la rectificación, amplificación, generación de oscilaciones o a la conmutación que tienen al menos una barrera de potencial o de superficie; Condensadores o resistencias, que tienen al menos una barrera de potencial o de superficie, p. ej. unión PN, región de empobrecimiento, o región de concentración de portadores de carga; Detalles de cuerpos semiconductores o de sus electrodos
66
Tipos de dispositivos semiconductores
82
controlables por la variación del campo magnético aplicado al dispositivo
H ELECTRICIDAD
01
ELEMENTOS ELECTRICOS BASICOS
L
DISPOSITIVOS SEMICONDUCTORES; DISPOSITIVOS ELECTRICOS DE ESTADO SOLIDO NO PREVISTOS EN OTRO LUGAR
43
Dispositivos que utilizan efectos galvanomagnéticos o efectos magnéticos análogos; Procesos o aparatos especialmente adaptados a la fabricación o tratamiento de estos dispositivos o de sus partes constitutivas
08
Resistencias controladas por un campo magnético
Solicitantes:
TDK株式会社 TDK CORPORATION [JP/JP]; 東京都中央区日本橋二丁目5番1号 2-5-1, Nihonbashi, Chuo-ku, Tokyo 1036128, JP
Personas inventoras:
佐々木 智生 SASAKI Tomoyuki; JP
柴田 竜雄 SHIBATA Tatsuo; JP
Mandataria/o:
棚井 澄雄 TANAI Sumio; JP
荒 則彦 ARA Norihiko; JP
飯田 雅人 IIDA Masato; JP
荻野 彰広 OGINO Akihiro; JP
Datos de prioridad:
2017-08041314.04.2017JP
Título (EN) MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY ELEMENT, MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY, NON-VOLATILE LOGIC CIRCUIT AND MAGNETIC NEURO-ELEMENT
(FR) PAROI DE DOMAINE MAGNÉTIQUE UTILISANT UN ÉLÉMENT DE MÉMOIRE ANALOGIQUE, PAROI DE DOMAINE MAGNÉTIQUE UTILISANT UNE MÉMOIRE ANALOGIQUE, CIRCUIT LOGIQUE NON VOLATILE ET NEURO-ÉLÉMENT MAGNÉTIQUE
(JA) 磁壁利用型アナログメモリ素子、磁壁利用型アナログメモリ、不揮発性ロジック回路及び磁気ニューロ素子
Resumen:
(EN) The magnetic domain wall utilizing analog memory element according to one mode of the present invention comprises: a magnetized fixed layer (1) wherein the magnetization is oriented in a first direction; a non-magnetic layer (2) provided on one surface of the magnetized fixed layer (1); a magnetic domain wall drive layer (3) provided relative to the magnetized fixed layer (1) such that the non-magnetic layer (2) is held therebetween; a first magnetization supply means (4) supplying to the magnetic domain wall drive layer (3) magnetization oriented in the first direction; and a second magnetization supply means (5) supplying to the magnetic domain wall drive layer (3) magnetization oriented in a second direction opposite the first direction. At least one among the first magnetization supply means (4) and the second magnetization supply means (5) is in contact with the magnetic domain wall drive layer (3), and is a spin orbit torque wiring extending in a direction intersecting with the magnetic domain wall drive layer (3).
(FR) La paroi de domaine magnétique utilisant un élément de mémoire analogique selon un mode de la présente invention comprend : une couche fixe magnétisée (1) dans laquelle la magnétisation est orientée dans une première direction; une couche non magnétique (2) disposée sur une surface de la couche fixe magnétisée (1); une couche d'entraînement de paroi de domaine magnétique (3) disposée par rapport à la couche fixe magnétisée (1) de telle sorte que la couche non magnétique (2) est maintenue entre celles-ci; un premier moyen d'alimentation en magnétisation (4) fournissant à la couche d'entraînement de paroi de domaine magnétique (3) une magnétisation orientée dans la première direction; et un second moyen d'alimentation en magnétisation (5) fournissant à la couche d'entraînement de paroi de domaine magnétique (3) une magnétisation orientée dans une seconde direction opposée à la première direction. Au moins l'un parmi le premier moyen d'alimentation en magnétisation (4) et le second moyen d'alimentation en magnétisation (5) est en contact avec la couche d'entraînement de paroi de domaine magnétique (3), et est un câblage de couple spin-orbite s'étendant dans une direction croisant la couche d'entraînement de paroi de domaine magnétique (3).
(JA) 本発明の一態様にかかる磁壁利用型アナログメモリ素子は、第1の方向に磁化が配向した磁化固定層(1)と、磁化固定層(1)の一面に設けられた非磁性層(2)と、磁化固定層(1)に対して非磁性層(2)を挟んで設けられた磁壁駆動層(3)と、磁壁駆動層(3)に第1の方向に配向した磁化を供給する第1磁化供給手段(4)及び第1の方向と反対の第2の方向に配向した磁化を供給する第2磁化供給手段(5)と、を備え、第1磁化供給手段(4)及び第2磁化供給手段(5)のうち少なくとも一方は、磁壁駆動層(3)に接し、磁壁駆動層(3)に対して交差する方向に延在するスピン軌道トルク配線である。
front page image
Estados designados: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organización Regional Africana de la Propiedad Intelectual (ORAPI) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Organización Eurasiática de Patentes (OEAP) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Oficina Europea de Patentes (OEP) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organización Africana de la Propiedad Intelectual (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Idioma de publicación: Japonés (JA)
Idioma de la solicitud: Japonés (JA)
También publicado como:
CN109643690US20190189516