Parte del contenido de esta aplicación no está disponible en este momento.
Si esta situación persiste, contáctenos aComentarios y contacto
1. (WO2018123823) MANUFACTURING METHOD FOR COLUMNAR SEMICONDUCTOR DEVICE
Datos bibliográficos más recientes de la Oficina InternacionalFormular observación

Nº de publicación: WO/2018/123823 Nº de la solicitud internacional: PCT/JP2017/046000
Fecha de publicación: 05.07.2018 Fecha de presentación de la solicitud internacional: 21.12.2017
CIP:
H01L 21/8244 (2006.01) ,H01L 27/11 (2006.01)
H ELECTRICIDAD
01
ELEMENTOS ELECTRICOS BASICOS
L
DISPOSITIVOS SEMICONDUCTORES; DISPOSITIVOS ELECTRICOS DE ESTADO SOLIDO NO PREVISTOS EN OTRO LUGAR
21
Procedimientos o aparatos especialmente adaptados para la fabricación o el tratamiento de dispositivos semiconductores o de dispositivos de estado sólido, o bien de sus partes constitutivas
70
Fabricación o tratamiento de dispositivos que consisten en una pluralidad de componentes de estado sólido o de circuitos integrados formados en o sobre un sustrato común, o de partes constitutivas específicas de éstos; Fabricación de dispositivos de circuito integrado o de partes constitutivas específicas de éstos
77
Fabricación o tratamiento de dispositivos que consisten en una pluralidad de componentes de estado sólido o circuitos integrados formados en o sobre un sustrato común
78
con una división ulterior del sustrato en una pluralidad de componentes individuales
82
para producir dispositivos, p. ej. circuitos integrados que consisten cada uno en una pluralidad de componentes
822
siendo el sustrato un semiconductor, utilizando tecnología de silicio
8232
Tecnología de efecto de campo
8234
Tecnología MIS
8239
Estructuras de memorias
8244
Estructuras de memorias estáticas de acceso aleatorio (SRAM)
H ELECTRICIDAD
01
ELEMENTOS ELECTRICOS BASICOS
L
DISPOSITIVOS SEMICONDUCTORES; DISPOSITIVOS ELECTRICOS DE ESTADO SOLIDO NO PREVISTOS EN OTRO LUGAR
27
Dispositivos que consisten en una pluralidad de componentes semiconductores o de otros componentes de estado sólido formados en o sobre un sustrato común
02
incluyendo componentes semiconductores especialmente adaptados para rectificación, amplificación, generación de oscilaciones, conmutación y teniendo al menos una barrera de potencial o una barrera de superficie.; incluyendo elementos de circuito pasivos integrados con al menos una barrera de potencial o una barrera de superficie
04
el sustrato común es un cuerpo semiconductor
10
con una pluralidad de componentes individuales en una configuración repetitiva
105
comprendiendo componentes de efecto de campo
11
Estructuras de memorias estáticas de acceso aleatorio
Solicitantes:
ユニサンティス エレクトロニクス シンガポール プライベート リミテッド UNISANTIS ELECTRONICS SINGAPORE PTE. LTD. [SG/SG]; ノースブリッジロード 111、ペニンシュラ プラザ #16-04 111, North Bridge Road, #16-04, Peninsula Plaza 179098, SG (AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BE, BF, BG, BH, BJ, BN, BR, BW, BY, BZ, CA, CF, CG, CH, CI, CL, CM, CN, CO, CR, CU, CY, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, FR, GA, GB, GD, GE, GH, GM, GN, GQ, GR, GT, GW, HN, HR, HU, ID, IE, IL, IN, IR, IS, IT, JO, JP, KE, KG, KH, KM, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MC, MD, ME, MG, MK, ML, MN, MR, MT, MW, MX, MY, MZ, NA, NE, NG, NI, NL, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SI, SK, SL, SM, SN, ST, SV, SY, SZ, TD, TG, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, ZA, ZM, ZW)
舛岡 富士雄 MASUOKA Fujio [JP/JP]; JP (US)
原田 望 HARADA Nozomu [JP/JP]; JP (US)
中村 広記 NAKAMURA Hiroki [JP/JP]; JP (US)
マタニア フィリップ MATAGNE Phillipe [BE/BE]; BE (US)
菊池 善明 KIKUCHI Yoshiaki [JP/BE]; BE (US)
Personas inventoras:
舛岡 富士雄 MASUOKA Fujio; JP
原田 望 HARADA Nozomu; JP
中村 広記 NAKAMURA Hiroki; JP
マタニア フィリップ MATAGNE Phillipe; BE
菊池 善明 KIKUCHI Yoshiaki; BE
Mandataria/o:
田中 伸一郎 TANAKA Shinichiro; JP
弟子丸 健 DESHIMARU Takeshi; JP
▲吉▼田 和彦 YOSHIDA Kazuhiko; JP
大塚 文昭 OHTSUKA Fumiaki; JP
西島 孝喜 NISHIJIMA Takaki; JP
須田 洋之 SUDA Hiroyuki; JP
上杉 浩 UESUGI Hiroshi; JP
近藤 直樹 KONDO Naoki; JP
Datos de prioridad:
PCT/JP2016/08912928.12.2016JP
Título (EN) MANUFACTURING METHOD FOR COLUMNAR SEMICONDUCTOR DEVICE
(FR) PROCÉDÉ DE FABRICATION D'UN DISPOSITIF À SEMI-CONDUCTEUR EN COLONNES
(JA) 柱状半導体装置の製造方法
Resumen:
(EN) Provided is a manufacturing method for a columnar semiconductor device, the method including a step for: forming a circular belt-shaped SiO2 layer surrounding the side faces of a P+ layer 38a and N+ layers 38b, 8c formed on a Si column 6b by epitaxial crystal growth, and an AlO layer 51 on the outer peripheral section surrounding the SiO2 layer; forming belt-shaped contact holes by etching the belt-shaped SiO2 layer with the AlO layer 51 as a mask; and forming belt-shaped W layers 52c, 52d, 52e (including buffer conductor layers) at equal widths in a plan view contacting the side faces of the tops of the P+ layer 38a and N+ layers 38b, 8c by embedding the W layers 52c, 52d, 52e into the contact holes.
(FR) L'invention concerne un procédé de fabrication d'un dispositif à semi-conducteur en colonnes, le procédé comprenant des étapes consistant à: former une couche circulaire de SiO2 en forme de ceinture entourant les faces latérales d'une couche P+ 38a et de couches N+ 38b, 8c formées sur une colonne de Si 6b par croissance épitaxiale de cristaux, et une couche d'AlO 51 sur la section périphérique extérieure entourant la couche de SiO2; former des trous de contact en forme de ceinture en gravant la couche de SiO2 en forme de ceinture, la couche d'AlO 51 servant de masque; et former des couches de W 52c, 52d, 52e en forme de ceinture (comprenant des couches conductrices tampons), de largeurs égales dans une vue en plan, en contact avec les faces latérales des parties supérieures de la couche P+ 38a et des couches N+ 38b, 8c en encastrant les couches de W 52c, 52d, 52e dans les trous de contact.
(JA) 柱状半導体装置の製造方法は、Si柱6b上にエピタキシャル結晶成長により形成されたP+層38a、N+層38b、8cの側面を囲んだ円帯状のSiO2層と、これを囲んだ外周部にAlO層51と、を形成し、このAlO層51をマスクに円帯状SiO2層をエッチングして、円帯状のコンタクトホールを形成し、このコンタクトホールにW層52c、52d、52eを埋め込むことにより、P+層38a、N+層38b、8cの頂部の側面に接して、平面視において、等幅で、円帯状のW層52c、52d、52e(バッファ導体層を含む)を形成する工程を有する。
front page image
Estados designados: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organización Regional Africana de la Propiedad Intelectual (ORAPI) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Organización Eurasiática de Patentes (OEAP) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Oficina Europea de Patentes (OEP) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organización Africana de la Propiedad Intelectual (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Idioma de publicación: Japonés (JA)
Idioma de la solicitud: Japonés (JA)