Processing

Please wait...

Settings

Settings

Goto Application

1. WO2022001063 - FPGA APPARATUS FOR REALIZING FUNCTION OF EXTENDING TRANSMISSION BANDWIDTH OF NETWORK-ON-CHIP

Publication Number WO/2022/001063
Publication Date 06.01.2022
International Application No. PCT/CN2020/141183
International Filing Date 30.12.2020
IPC
H04L 12/775 2013.1
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
12Data switching networks
70Packet switching systems
701Routing or path finding
771Router architecture
775multiple routing entities, e.g. multiple software or hardware instances
Applicants
  • 无锡中微亿芯有限公司 WUXI ESIONTECH CO., LTD. [CN]/[CN]
Inventors
  • 徐彦峰 XU, Yanfeng
  • 单悦尔 SHAN, Yueer
  • 范继聪 FAN, Jicong
  • 张艳飞 ZHANG, Yanfei
  • 闫华 YAN, Hua
Agents
  • 广州华进联合专利商标代理有限公司 ADVANCE CHINA IP LAW OFFICE
Priority Data
202010622784.701.07.2020CN
Publication Language Chinese (zh)
Filing Language Chinese (ZH)
Designated States
Title
(EN) FPGA APPARATUS FOR REALIZING FUNCTION OF EXTENDING TRANSMISSION BANDWIDTH OF NETWORK-ON-CHIP
(FR) APPAREIL FPGA POUR LA MISE EN ŒUVRE D'UNE FONCTION D'EXTENSION DE BANDE PASSANTE DE TRANSMISSION D'UN RÉSEAU SUR PUCE
(ZH) 实现片上网络传输带宽扩充功能的FPGA装置
Abstract
(EN) An FPGA apparatus for realizing the function of extending a transmission bandwidth of a network-on-chip, which apparatus relates to the technical field of FPGAs. When a predetermined functional module of a hardcore IP node is integrated and built into an FPGA bare die, a logic resource module inside the FPGA bare die is configured and used to form a softcore IP node, and the softcore IP node is connected to the hardcore IP node so as to form an NOC network structure, such that the number of nodes is increased, and a transmission bandwidth of the predetermined functional module can be extended; and the softcore IP node can be additionally connected to an input/output signal in the predetermined functional module, such that the transmission bandwidth of the predetermined functional module can also be extended. Furthermore, the FPGA apparatus further comprises a silicon connection layer in which a silicon connection layer NOC network is arranged, such that a node inside an FPGA bare die can be connected to the silicon connection layer so as to form a larger NOC structure, thereby further increasing the number of nodes and extending a transmission bandwidth of a predetermined functional module.
(FR) Appareil FPGA pour la mise en œuvre de la fonction d'extension d'une bande passante de transmission d'un réseau sur puce, ledit appareil se rapportant au domaine technique des FPGA. Lorsqu'un module fonctionnel prédéterminé d'un nœud IP de cœur matériel est intégré dans une puce nue FPGA, un module de ressources logiques à l'intérieur de la puce nue FPGA est configuré et utilisé pour former un nœud IP de cœur logiciel, et le nœud IP de cœur logiciel est connecté au nœud IP de cœur matériel de façon à former une structure de réseau NOC, de telle sorte que le nombre de nœuds est accru et qu'une bande passante de transmission du module fonctionnel prédéterminé peut être étendue ; et le nœud IP de cœur logiciel peut être en outre connecté à un signal d'entrée/sortie dans le module fonctionnel prédéterminé, de sorte que la bande passante de transmission du module fonctionnel prédéterminé peut également être étendue. De plus, l'appareil FPGA comprend en outre une couche de connexion en silicium dans laquelle est disposé un réseau NOC à couche de connexion en silicium, de telle sorte qu'un nœud situé à l'intérieur d'une puce nue FPGA peut être connecté à la couche de connexion en silicium de façon à former une structure NOC plus grande, ce qui permet d'augmenter encore le nombre de nœuds et d'étendre une bande passante de transmission d'un module fonctionnel prédéterminé.
(ZH) 一种实现片上网络传输带宽扩充功能的FPGA装置,涉及FPGA技术领域,当FPGA裸片内部集成内建有硬核IP节点的预定功能模块时,利用FPGA裸片内部的逻辑资源模块配置形成软核IP节点,软核IP节点与硬核IP节点相连形成NOC网络结构,实现节点的增加,可以扩充预定功能模块的传输带宽;另一方面,软核IP节点可以额外连接到预定功能模块中的输入输出信号,也可以扩充预定功能模块的传输带宽。进一步,该FPGA装置还包括内部布设有硅连接层NOC网络的硅连接层,使得FPGA裸片内部的节点可以连接到硅连接层构成更大的NOC结构,进一步实现节点的增加并扩充预定功能模块的传输带宽。
Related patent documents
Latest bibliographic data on file with the International Bureau