Processing

Please wait...

Settings

Settings

Goto Application

1. WO2022000150 - STACKED MEMORY AND STORAGE SYSTEM

Publication Number WO/2022/000150
Publication Date 06.01.2022
International Application No. PCT/CN2020/098645
International Filing Date 28.06.2020
IPC
G11C 16/06 2006.1
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
16Erasable programmable read-only memories
02electrically programmable
06Auxiliary circuits, e.g. for writing into memory
Applicants
  • 华为技术有限公司 HUAWEI TECHNOLOGIES CO., LTD. [CN]/[CN]
Inventors
  • 景蔚亮 JING, Weiliang
  • 王正波 WANG, Zhengbo
  • 崔靖杰 CUI, Jingjie
Agents
  • 北京中博世达专利商标代理有限公司 BEIJING ZBSD PATENT&TRADEMARK AGENT LTD.
Priority Data
Publication Language Chinese (zh)
Filing Language Chinese (ZH)
Designated States
Title
(EN) STACKED MEMORY AND STORAGE SYSTEM
(FR) MÉMOIRE EMPILÉE ET SYSTÈME DE STOCKAGE
(ZH) 堆叠存储器及存储系统
Abstract
(EN) The present application relates to the field of memories. Disclosed are a stacked memory and a storage system, used for preventing power integrity and signal integrity degradation of the stacked memory while not increasing the number of dies. The stacked memory comprises a volatile memory die and a non-volatile memory die which are stacked, the non-volatile memory die comprises a non-volatile memory array and a peripheral circuit, and the peripheral circuit comprises a power integrity circuit and a signal integrity circuit; the power integrity circuit is used for performing power integrity optimization on a power source obtained from a lower-layer die, and then transmitting same to an upper-layer die; the signal integrity circuit is used for performing signal integrity optimization on a signal obtained from the lower-layer die, and then transmitting same to the upper-layer die.
(FR) La présente demande se rapporte au domaine des mémoires. Une mémoire empilée et un système de stockage, utilisés pour empêcher la dégradation d'intégrité de puissance et d'intégrité de signal de la mémoire empilée tout en n'augmentant pas le nombre de puces, sont divulgués. La mémoire empilée comprend une puce de mémoire volatile et une puce de mémoire non volatile qui sont empilées, la puce de mémoire non volatile comprend un réseau de mémoire non volatile et un circuit périphérique, et le circuit périphérique comprend un circuit d'intégrité de puissance et un circuit d'intégrité de signal; le circuit d'intégrité de puissance est utilisé pour effectuer une optimisation d'intégrité de puissance sur une source de puissance obtenue à partir d'une puce de couche inférieure, puis la transmettre à une puce de couche supérieure; le circuit d'intégrité de signal est utilisé pour effectuer une optimisation d'intégrité de signal sur un signal obtenu à partir de la puce de couche inférieure, puis la transmettre à la puce de couche supérieure.
(ZH) 本申请公开了一种堆叠存储器及存储系统,涉及存储器领域,用于防止堆叠存储器的电源完整性和信号完整性下降的同时不增加裸片的数目。堆叠存储器包括相堆叠的易失性存储器裸片、非易失性存储器裸片;其中,非易失性存储器裸片包括非易失性存储阵列和外围电路,外围电路包括电源完整性电路和信号完整性电路;电源完整性电路用于将从下层裸片获取的电源进行电源完整性优化后传输给上层裸片;信号完整性电路用于将从下层裸片获取的信号进行信号完整性优化后传输给上层裸片。
Latest bibliographic data on file with the International Bureau