Processing

Please wait...

Settings

Settings

Goto Application

1. WO2020115353 - MICROELECTRONIC CIRCUIT CAPABLE OF SELECTIVELY ACTIVATING PROCESSING PATHS, AND A METHOD FOR ACTIVATING PROCESSING PATHS IN A MICROELECTRONIC CIRCUIT

Publication Number WO/2020/115353
Publication Date 11.06.2020
International Application No. PCT/FI2018/050883
International Filing Date 05.12.2018
IPC
H03K 19/00 2006.01
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
19Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
H03K 19/003 2006.01
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
19Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
003Modifications for increasing the reliability
H03K 19/007 2006.01
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
19Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
007Fail-safe circuits
H03K 3/013 2006.01
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
3Circuits for generating electric pulses; Monostable, bistable or multistable circuits
01Details
013Modifications of generator to prevent operation by noise or interference
H03K 3/037 2006.01
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
3Circuits for generating electric pulses; Monostable, bistable or multistable circuits
02Generators characterised by the type of circuit or by the means used for producing pulses
027by the use of logic circuits, with internal or external positive feedback
037Bistable circuits
G06F 11/07 2006.01
GPHYSICS
06COMPUTING; CALCULATING OR COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
Applicants
  • MINIMA PROCESSOR OY [FI]/[FI]
Inventors
  • GUPTA, Navneet
Agents
  • PAPULA OY
Priority Data
Publication Language English (EN)
Filing Language English (EN)
Designated States
Title
(EN) MICROELECTRONIC CIRCUIT CAPABLE OF SELECTIVELY ACTIVATING PROCESSING PATHS, AND A METHOD FOR ACTIVATING PROCESSING PATHS IN A MICROELECTRONIC CIRCUIT
(FR) CIRCUIT MICROÉLECTRONIQUE CAPABLE D'ACTIVER SÉLECTIVEMENT DES TRAJETS DE TRAITEMENT, ET PROCÉDÉ D'ACTIVATION DE TRAJETS DE TRAITEMENT DANS UN CIRCUIT MICROÉLECTRONIQUE
Abstract
(EN)
A microelectronic circuit comprises a plurality of logic units and register circuits arranged into a plurality of processing paths. At least one monitor circuit (404) is associated with a first register circuit (301), said monitor circuit (404) being configured to produce a timing event observation signal as a response to a change in a digital value at an input (D) of the first register circuit (301) that took place later than an allowable time limit defined by a triggering signal (CP) to said first register circuit (301). A first processing path goes through a first logic unit (501) to said first register circuit (301) and is a delay critical processing path due to an amount of de lay that it is likely to generate. The microelectronic circuit comprises a controllable data event injection point (503) for controllably generating a change of a digital value propagating to said first logic unit (501) irrespective of what other data is processed on said first processing path. Said microelectronic circuit is configured to freeze a first digital value stored in said first register circuit (301) for a time during which the change generated through said controllable data event injection point (503) propagates to said first register circuit.
(FR)
Circuit microélectronique comprenant une pluralité d'unités logiques et de circuits de registre agencés en une pluralité de trajets de traitement. Au moins un circuit de surveillance (404) est associé à un premier circuit de registre (301), ledit circuit de surveillance (404) étant configuré pour produire un signal d'observation d'événement de synchronisation en réponse à un changement d'une valeur numérique au niveau d'une entrée (D) du premier circuit de registre (301) qui a eu lieu plus tard qu'une limite de temps admissible définie par un signal de déclenchement (CP) en direction dudit premier circuit de registre (301). Un premier trajet de traitement passe à travers une première unité logique (501) vers ledit premier circuit de registre (301) et est un trajet de traitement critique en termes de retard en raison de l'importance du retard qu'il est susceptible de générer. Le circuit microélectronique comprend un point (503) d'injection d'événement de données réglable et permettant de générer de manière contrôlée un changement d'une valeur numérique se propageant vers ladite première unité logique (501) indépendamment des autres données qui sont traitées sur ledit premier trajet de traitement. Ledit circuit microélectronique est configuré pour geler une première valeur numérique stockée dans ledit premier circuit de registre (301) pendant un temps pendant lequel le changement généré par ledit point (503) d'injection d'événement de données réglable se propage vers ledit premier circuit de registre.
Latest bibliographic data on file with the International Bureau