Processing

Please wait...

Settings

Settings

Goto Application

1. WO2020108731 - PULSE-WIDTH MODULATION SIGNAL GENERATOR

Publication Number WO/2020/108731
Publication Date 04.06.2020
International Application No. PCT/EP2018/082562
International Filing Date 26.11.2018
IPC
H03L 7/08 2006.01
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
7Automatic control of frequency or phase; Synchronisation
06using a reference signal applied to a frequency- or phase-locked loop
08Details of the phase-locked loop
H03K 5/131 2014.01
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
5Manipulation of pulses not covered by one of the other main groups of this subclass
13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
131Digitally controlled
CPC
H03K 5/131
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
5Manipulating of pulses not covered by one of the other main groups of this subclass
13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
131Digitally controlled
H03L 7/08
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
7Automatic control of frequency or phase; Synchronisation
06using a reference signal applied to a frequency- or phase-locked loop
08Details of the phase-locked loop
Applicants
  • RENESAS ELECTRONICS CORPORATION [JP]/[JP]
  • RENESAS ELECTRONICS EUROPE GMBH [DE]/[DE] (MG)
Inventors
  • LANGER, Volker
Agents
  • PIOTROWICZ, Pawel
  • JUMP, Timothy
  • WALASKI, Jan
  • GREY, Ian
  • GILL, Siân
  • DERRY, Paul
  • ELEND, Almut
  • HUTTER, Anton
  • HEWETT, Jonathan
  • HARRISON, Philip
  • RUSSELL, Tim
  • JOHNSON, Stephen
  • BROWN, Alexander
  • CHETTLE, John
  • ANDERSON, Oliver
  • HANDLEY, Matthew
  • MAYS, Julie
  • TAOR, Simon
  • MCNAMARA, Kathryn
  • CORK, Robert
  • GILANI, Anwar
  • SHELTON, Ruth
  • MCDOUGALL, James
  • CLARK, Jonathan
  • COLONNA, Matthew
  • DAINTY, Katherine
  • HUDSON, George
  • KENNEDY, Richard
  • LEANSE, Thomas
  • NEWCOMBE, Christopher
  • PETTY, Catrin
  • ROGAN, Jack
  • SAYER, Robert
  • THORNILEY, Peter
  • WHITING, Gary
  • DUNLEAVY, Christopher
  • WHITING, Gary
  • MISSELBROOK, Paul
  • DUNLEAVY, Christopher
Priority Data
Publication Language English (EN)
Filing Language English (EN)
Designated States
Title
(EN) PULSE-WIDTH MODULATION SIGNAL GENERATOR
(FR) GÉNÉRATEUR DE SIGNAL À MODULATION D'IMPULSIONS EN DURÉE
Abstract
(EN)
A pulse-width modulation signal generator (3) is described. The pulse-width modulation signal generator comprises an analogue delay-locked loop (7) which comprises a delay line (11) arranged to receive a clock signal (CLKSYS), the delay line comprising a chain (12) of delay cells (131, 132, 133, 134, 13n-1, 13n) outputting a plurality of phases, a phase selector (17) for selecting a one of the plurality of phases as a selected phase signal (OUTPHASE) in dependence upon a phase-selection signal (SELPHASE), and a delay controller (18) configured to compare respective phases of the clock signal and the last delay cell and to generate a delay control signal (Δ) for the delay cells in dependence thereon. The pulse-width modulation signal generator comprises a logic circuit (20) configured to receive the selected phase signal (OUTPHASE) and a clock period-selecting signal (SELPERIOD) selecting a one clock period (8) in the clock period for a pulse-width modulation signal period, and to output the pulse-width modulation signal period having a rising edge or a falling edge (10) whose timing corresponds to an edge of the selected phase signal (OUTPHASE) occurring in the one clock period.
(FR)
L'invention concerne un générateur de signal à modulation d'impulsions en durée (MID) (3). Le générateur de signal à modulation d'impulsions en durée comprend une boucle à verrouillage de retard analogique (7) qui comprend une ligne à retard (11) conçue pour recevoir un signal d'horloge (CLKSYS), la ligne à retard comprenant une chaîne (12) de cellules à retard (131, 132, 133, 134, 13n-1, 13n) délivrant une pluralité de phases, un sélecteur de phase (17) pour sélectionner une phase parmi la pluralité de phases à titre de signal de phase sélectionnée (OUTPHASE) en fonction d'un signal de sélection de phase (SELPHASE), et un dispositif de commande de retard (18) configuré pour comparer des phases respectives du signal d'horloge et de la dernière cellule à retard et pour générer un signal de commande de retard (Δ) destiné aux cellules à retard en fonction de cette comparaison. Le générateur de signal à modulation d'impulsions en durée comprend un circuit logique (20) configuré pour recevoir le signal de phase sélectionnée (OUTPHASE) et un signal de sélection de période d'horloge (SELPERIOD) sélectionnant une certaine période d'horloge (8) parmi les périodes d'horloge pour une période de signal à modulation d'impulsions en durée, et pour délivrer en sortie la période de signal à modulation d'impulsions en durée ayant un flanc montant ou un flanc descendant (10) dont la position temporelle correspond à un flanc du signal de phase sélectionnée (OUTPHASE) apparaissant dans la certaine période d'horloge.
Latest bibliographic data on file with the International Bureau