Processing

Please wait...

Settings

Settings

Goto Application

1. WO2020062305 - COMPUTATIONAL ACCELERATOR, EXCHANGER, TASK SCHEDULING METHOD, AND PROCESSING SYSTEM

Publication Number WO/2020/062305
Publication Date 02.04.2020
International Application No. PCT/CN2018/109214
International Filing Date 30.09.2018
IPC
G06F 15/167 2006.01
GPHYSICS
06COMPUTING; CALCULATING OR COUNTING
FELECTRIC DIGITAL DATA PROCESSING
15Digital computers in general; Data processing equipment in general
16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
163Interprocessor communication
167using a common memory, e.g. mailbox
CPC
G06F 15/167
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
15Digital computers in general
16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
163Interprocessor communication
167using a common memory, e.g. mailbox
Applicants
  • 华为技术有限公司 HUAWEI TECHNOLOGIES CO., LTD. [CN]/[CN]
Inventors
  • 程传宁 CHENG, Chuanning
  • 彭胜勇 PENG, Shengyong
Agents
  • 广州三环专利商标代理有限公司 SCIHEAD IP LAW FIRM
Priority Data
Publication Language Chinese (ZH)
Filing Language Chinese (ZH)
Designated States
Title
(EN) COMPUTATIONAL ACCELERATOR, EXCHANGER, TASK SCHEDULING METHOD, AND PROCESSING SYSTEM
(FR) ACCÉLÉRATEUR DE CALCUL, ÉCHANGEUR, PROCÉDÉ D'ORDONNANCEMENT DE TÂCHE ET SYSTÈME DE TRAITEMENT
(ZH) 运算加速器、交换器、任务调度方法及处理系统
Abstract
(EN)
Provided are a computational accelerator, an exchanger, and a processing system. The computational accelerator comprises: a branch circuit directly connected to a first peripheral component interconnect express (PCIe) device by means of a PCIe link. The branch circuit is used to receive first data transmitted by means of the PCIe link from the first PCIe device, and to transmit the first data by means of an internal bus, the first data carrying a first address that is located in a first interval. The first PCIe device directly communicates, by means of a branch circuit within a computational accelerator, with the computational accelerator, so as to reduce the transmission burden of a PCIe link, thereby avoiding flow congestion caused by the PCIe link.
(FR)
La présente invention concerne un accélérateur de calcul, un échangeur et un système de traitement. L'accélérateur de calcul comprend : un circuit de branchement directement connecté à un premier dispositif d'interconnexion de composant périphérique express (PCIe) au moyen d'une liaison PCIe. Le circuit de branchement est utilisé pour recevoir des premières données transmises au moyen de la liaison PCIe à partir du premier dispositif PCIe, et pour transmettre les premières données au moyen d'un bus interne, les premières données portant une première adresse qui est localisée dans un premier intervalle. Le premier dispositif PCIe communique directement, au moyen d'un circuit de branchement à l'intérieur d'un accélérateur de calcul, avec l'accélérateur de calcul, de façon à réduire le fardeau de transmission d'une liaison PCIe, ce qui permet d'éviter une congestion de flux provoquée par la liaison PCIe.
(ZH)
一种运算加速器、交换器及处理系统,该运算加速器包括:与第一外设部件互连标准PCIe设备直接通过PCIe链路连接的分流电路;所述分流电路,用于接收所述第一PCIe设备通过PCIe链路发送的第一数据,并通过内部总线传输所述第一数据,所述第一数据携带的第一地址位于第一区间。由于第一PCIe设备通过加速运算器内部的分流电路与该加速运算器直接进行通信,因此可以减轻PCIe链路的传输负担,进而避免PCIe链路产生的流量阻塞。
Latest bibliographic data on file with the International Bureau