Processing

Please wait...

Settings

Settings

Goto Application

1. WO2020061901 - LOW-POWER-CONSUMPTION CLOCK DATA RECOVERY CIRCUIT AND RECEIVER

Publication Number WO/2020/061901
Publication Date 02.04.2020
International Application No. PCT/CN2018/107948
International Filing Date 27.09.2018
IPC
H04L 7/033 2006.01
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
7Arrangements for synchronising receiver with transmitter
02Speed or phase control by the received code signals, the signals containing no special synchronisation information
033using the transitions of the received signal to control the phase of the synchronising-signal- generating means, e.g. using a phase-locked loop
CPC
H04L 7/033
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
7Arrangements for synchronising receiver with transmitter
02Speed or phase control by the received code signals, the signals containing no special synchronisation information
033using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
Applicants
  • 深圳市傲科光电子有限公司 ALUKSEN OPTOELECTRONICS CO., LTD. [CN]/[CN]
Inventors
  • 向涛 XIANG, Tao
  • 王昕 WANG, Xin
  • 劳之豪 LAO, Zhihao
  • 商松泉 SHANG, Songquan
  • 刘德昂 LIU, Deang
Agents
  • 深圳中一专利商标事务所 SHENZHEN ZHONGYI PATENT AND TRADEMARK OFFICE
Priority Data
Publication Language Chinese (ZH)
Filing Language Chinese (ZH)
Designated States
Title
(EN) LOW-POWER-CONSUMPTION CLOCK DATA RECOVERY CIRCUIT AND RECEIVER
(FR) CIRCUIT DE RÉCUPÉRATION DE DONNÉES D'HORLOGE À FAIBLE CONSOMMATION D'ÉNERGIE ET RÉCEPTEUR
(ZH) 一种低功耗时钟数据恢复电路及接收机
Abstract
(EN)
Disclosed are a low-power-consumption clock data recovery circuit (100) and a receiver, being applicable to the technical field of communication, and comprising a clock data recovery circuit (101) based on phase-locked ring, a lock losing monitoring module (102) and a wake-up circuit (103). The clock data recovery circuit comprises a frequency detector (10), a loop filter (20) and a voltage-controlled oscillator (30). The low-power-consumption clock data recovery circuit and the receiver can effectively reduce the power consumption of the frequency detector, thereby reducing the power consumption of the clock data recovery circuit or the receiver, avoiding the consumption of a great amount of electrical energy due to continuously starting of the frequency detector.
(FR)
L'invention concerne un circuit de récupération de données d'horloge à faible consommation d'énergie (100) et un récepteur, pouvant s'appliquer au domaine technique de la communication, et comprenant un circuit de récupération de données d'horloge (101) basé sur un anneau à verrouillage de phase, un module de surveillance de perte de verrouillage (102) et un circuit de réveil (103). Le circuit de récupération de données d'horloge comprend un détecteur de fréquence (10), un filtre à boucle (20) et un oscillateur commandé en tension (30). Le circuit de récupération de données d'horloge à faible consommation d'énergie et le récepteur peuvent réduire efficacement la consommation d'énergie du détecteur de fréquence, ce qui permet de réduire la consommation d'énergie du circuit de récupération de données d'horloge ou du récepteur, évitant la consommation d'une grande quantité d'énergie électrique due au démarrage en continu du détecteur de fréquence.
(ZH)
一种低功耗时钟数据恢复电路(100)及接收机,适用于通信技术领域,其包括基于锁相环的时钟数据恢复电路(101)、失锁监控模块(102)和唤醒电路(103)。时钟数据恢复电路包括鉴频器(10)、环路滤波器(20)和压控振荡器(30)。该低功耗时钟数据恢复电路及接收机可以有效降低鉴频器的耗电量,从而降低时钟数据恢复电路或接收机的功耗,避免鉴频器持续启动而耗费大量电能。
Latest bibliographic data on file with the International Bureau