Processing

Please wait...

Settings

Settings

1. WO2020003345 - ARITHMETIC PROCESSING DEVICE

Publication Number WO/2020/003345
Publication Date 02.01.2020
International Application No. PCT/JP2018/023974
International Filing Date 25.06.2018
IPC
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
N
COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS
3
Computer systems based on biological models
02
using neural network models
06
Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
063
using electronic means
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
17
Digital computing or data processing equipment or methods, specially adapted for specific functions
10
Complex mathematical operations
16
Matrix or vector computation
G06N 3/063 (2006.01)
G06F 17/16 (2006.01)
CPC
G06F 17/16
G06N 3/063
Applicants
  • オリンパス株式会社 OLYMPUS CORPORATION [JP/JP]; 東京都八王子市石川町2951番地 2951, Ishikawa-machi, Hachioji-shi, Tokyo 1928507, JP
Inventors
  • 古川 英明 FURUKAWA Hideaki; JP
Agents
  • 棚井 澄雄 TANAI Sumio; JP
  • 鈴木 三義 SUZUKI Mitsuyoshi; JP
  • 高柴 忠夫 TAKASHIBA Tadao; JP
  • 鈴木 史朗 SUZUKI Shirou; JP
Priority Data
Publication Language Japanese (JA)
Filing Language Japanese (JA)
Designated States
Title
(EN) ARITHMETIC PROCESSING DEVICE
(FR) DISPOSITIF DE TRAITEMENT ARITHMÉTIQUE
(JA) 演算処理装置
Abstract
(EN)
A SRAM write control unit of an arithmetic processing device for deep learning, which performs a Convolution process and a FullConnect process, virtually divides each SRAM constituting a data storage memory into a plurality of regions, switches write regions according to ID, and performs control so that different input feature value map data of the same coordinates is stored in the same SRAM.
(FR)
Une unité de commande d'écriture de SRAM d'un dispositif de traitement arithmétique en vue d'un apprentissage profond, qui effectue un processus de convolution et un processus FullConnect, divise virtuellement chaque SRAM constituant une mémoire de stockage de données en une pluralité de régions, permute des régions d'écriture selon un identifiant, et effectue une commande de telle façon que des données différentes de carte de valeurs caractéristiques d'entrée des mêmes coordonnées soient stockées dans la même SRAM.
(JA)
Convolution処理とFullConnect処理を行うディープラーニング用の演算処理装置のSRAM書き込み制御部は、データ格納メモリを構成するSRAMの各々を仮想的に複数の領域に分割し、IDによって書き込む領域を切り替えるとともに、同じSRAMには同一座標の異なる入力特徴量マップデータが格納されるように制御する。
Latest bibliographic data on file with the International Bureau