Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019064714) POWER SUPPLY CIRCUIT
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/064714 International Application No.: PCT/JP2018/022318
Publication Date: 04.04.2019 International Filing Date: 12.06.2018
IPC:
H02M 3/155 (2006.01)
H ELECTRICITY
02
GENERATION, CONVERSION, OR DISTRIBUTION OF ELECTRIC POWER
M
APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
3
Conversion of dc power input into dc power output
02
without intermediate conversion into ac
04
by static converters
10
using discharge tubes with control electrode or semiconductor devices with control electrode
145
using devices of a triode or transistor type requiring continuous application of a control signal
155
using semiconductor devices only
Applicants:
日本電産株式会社 NIDEC CORPORATION [JP/JP]; 京都府京都市南区久世殿城町338番地 338 Kuzetonoshiro-cho, Minami-ku, Kyoto-shi, Kyoto 6018205, JP
Inventors:
野村 勝 NOMURA, Masaru; JP
片岡 耕太郎 KATAOKA, Kotaro; JP
鈴木 貴光 SUZUKI, Takamitsu; JP
岩田 浩 IWATA, Hiroshi; JP
Priority Data:
2017-19001129.09.2017JP
Title (EN) POWER SUPPLY CIRCUIT
(FR) CIRCUIT D'ALIMENTATION ÉLECTRIQUE
(JA) 電源回路
Abstract:
(EN) [Problem] To enhance the service life and the reliability of a capacitor element of an AC/DC conversion circuit. [Solution] A power supply circuit 1 is a circuit in which a plurality of AC/DC conversion circuits 11 are connected in parallel. The plurality of AC/DC conversion circuits 11 each have a first rectifying circuit 111, a capacitor element C, a power factor improvement circuit 113, and a parallel connection terminal 115. The first rectifying circuit 111 rectifies an AC input and outputs a rectified output across a first input terminal I1 and a second input terminal I2. The capacitor element C smooths the rectified output and outputs a first DC output V1 across both terminals thereof. The power factor improvement circuit 113 is disposed between the first rectifying circuit 111 and the capacitor element C and has at least an inductor element L and/or a transformer element, a first switching element SW1, and a second rectifying circuit 1131. The parallel connection terminals 115 connect the capacitor element C and the capacitor element C possessed by another AC/DC conversion circuit 11 to each other in parallel.
(FR) Le problème décrit par la présente invention est d'améliorer la durée de vie et la fiabilité d'un élément condensateur d'un circuit de conversion CA/CC. La solution de l'invention porte sur un circuit d'alimentation électrique 1 qui est un circuit dans lequel une pluralité de circuits de conversion CA/CC 11 sont connectés en parallèle. La pluralité de circuits de conversion CA/CC 11 comprennent chacun un premier circuit redresseur 111, un élément condensateur C, un circuit d'amélioration du facteur de puissance 113, et une borne de connexion en parallèle 115. Le premier circuit redresseur 111 redresse une entrée CA et délivre une sortie redressée entre une première borne d'entrée I1 et une seconde borne d'entrée I2. L'élément condensateur C lisse la sortie redressée et délivre une première sortie CC V1 entre ses deux bornes. Le circuit d'amélioration du facteur de puissance 113 est disposé entre le premier circuit redresseur 111 et l'élément condensateur C et comporte au moins un élément inductance L et/ou un élément transformateur, un premier élément de commutation SW1, et un second circuit redresseur 1131. Les bornes de connexion en parallèle 115 connectent l'un à l'autre en parallèle l'élément condensateur C et l'élément condensateur C possédé par un autre circuit de conversion CA/CC.
(JA) 【課題】交直変換回路のキャパシタ素子の寿命及び信頼性を向上させる。【解決手段】電源回路1は、複数の交直変換回路11を並列接続した回路である。複数の交直変換回路11のそれぞれは、第1整流回路111と、キャパシタ素子Cと、力率改善回路113と、並列接続端子115と、を有する。第1整流回路111は、交流入力を整流し、第1入力端I1と第2入力端I2の間に整流出力を出力する。キャパシタ素子Cは、整流出力を平滑化して両端に第1直流出力V1を出力する。力率改善回路113は、第1整流回路111とキャパシタ素子Cとの間に配置され、少なくとも、インダクタ素子L及び/又はトランス素子と、第1スイッチング素子SW1と、第2整流回路1131と、を有する。並列接続端子115は、キャパシタ素子Cと、他の交直変換回路11が有するキャパシタ素子Cと、を互いに並列接続する。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)