Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
Latest bibliographic data on file with the International BureauSubmit observation

Pub. No.: WO/2019/064368 International Application No.: PCT/JP2017/034927
Publication Date: 04.04.2019 International Filing Date: 27.09.2017
H04L 27/00 (2006.01)
Modulated-carrier systems
マークデバイシス株式会社 MARCDEVICES CO., LTD. [JP/JP]; 神奈川県平塚市八重咲町19番23‐306号 19-23-306, Yaezaki-cho, Hiratsuka-shi, Kanagawa 2540811, JP
平間 宏一 HIRAMA Koichi; JP
三好 秀和 MIYOSHI Hidekazu; JP
高橋 俊一 TAKAHASHI Shunichi; JP
伊藤 正和 ITO Masakazu; JP
高松 俊雄 TAKAMATSU Toshio; JP
Priority Data:
(JA) 位相分析回路
(EN) The present invention includes: a parallel phase shift circuit that implements a parallel phase shifting of an input signal set consisting of a first I-signal and a first Q-signal orthogonal to each other in accordance with the phase difference between n sets of multi-phase separation frequency signal set groups each comprising a group of second I-signals and a group of second Q-signals orthogonal to each other, each signal group comprising n sets of signal sets having a phase difference from each other that is obtained by dividing a phase of 2π by n with respect to the same frequency and the same amplitude, thereby generating n sets of phase-shifted orthogonal-signal set groups consisting of a group of third I-signals and a group of third Q-signals orthogonal to each other; and a phase discrete/consecutive-measurement circuit that generates discrete signal groups consisting of n discrete values on the basis of the n sets of phase-shifted orthogonal-signal sets from the parallel phase shift circuit and generates consecutive tangent signal groups which are signal groups to interpolate the discrete signal groups and the number of which is a desired number k equal to or less than n.
(FR) La présente invention comprend : un circuit de décalage de phase parallèle qui implémente un décalage de phase parallèle d'un ensemble de signaux d'entrée comprenant un premier signal I et un premier signal Q orthogonaux entre eux, d’après la différence de phase entre n ensembles de groupes d'ensembles de signaux de fréquence à séparation multiphase comprenant chacun un groupe de deuxièmes signaux I et un groupe de deuxièmes signaux Q orthogonaux entre eux, chaque groupe de signaux comprenant n ensembles d'ensembles de signaux ayant une différence de phase l'un par rapport à l'autre qui est obtenue en divisant une phase de 2π par n par rapport à la même fréquence et à la même amplitude, générant ainsi n ensembles de groupes d'ensembles de signaux orthogonaux à décalage de phase comprenant un groupe de troisièmes signaux I et un groupe de troisièmes signaux Q orthogonaux entre eux ; et un circuit de mesurage discret/consécutif de phase qui génère des groupes de signaux discrets comprenant n valeurs discrètes sur la base des n ensembles d'ensembles de signaux orthogonaux à décalage de phase provenant du circuit de décalage de phase parallèle et génère des groupes de signaux tangents consécutifs qui sont des groupes de signaux servant à interpoler les groupes de signaux discrets et dont le nombre est un nombre k souhaité égal ou inférieur à n.
(JA) 本発明は、互に直交する第1のI信号と第1のQ信号からなる入力信号組に対して、互に直交する第2のI信号群と第2のQ信号群からなり且つ各々の信号群が同一周波数で且つ同一振幅で互に位相2πをn分割する位相差を有するn組の信号組からなるn組の多位相区切周波数信号組群の位相差に応じて、並列に位相シフト処理を施し、互に直交する第3のI信号群と第3のQ信号群とからなるn組の位相シフト直交信号組群を生成する並列位相シフト回路と、並列位相シフト回路からのn組の位相シフト直交信号組に基づき、n個の離散値からなる離散信号群を生成するとともに、前記離散信号群を補間する信号群であって且つn以下の所望の個数k個の連続正接信号群を生成する位相離散連続計測回路とを備える。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)
Also published as: