Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019062747) DATA ACCESS METHOD AND COMPUTER SYSTEM
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/062747 International Application No.: PCT/CN2018/107553
Publication Date: 04.04.2019 International Filing Date: 26.09.2018
IPC:
G06F 3/06 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
3
Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
06
Digital input from, or digital output to, record carriers
Applicants:
华为技术有限公司 HUAWEI TECHNOLOGIES CO., LTD. [CN/CN]; 中国广东省深圳市 龙岗区坂田华为总部办公楼 Huawei Administration Building Bantian,Longgang District Shenzhen, Guangdong 518129, CN
Inventors:
潘海洋 PAN, Haiyang; CN
陈明宇 CHEN, Mingyu; CN
卢天越 LU, Tianyue; CN
刘宇航 LIU, Yuhang; CN
Priority Data:
201710911982.329.09.2017CN
Title (EN) DATA ACCESS METHOD AND COMPUTER SYSTEM
(FR) PROCÉDÉ D'ACCÈS À DES DONNÉES ET SYSTÈME INFORMATIQUE
(ZH) 数据访问方法以及计算机系统
Abstract:
(EN) Embodiments of the present application relate to the technical field of memories. Provided are a data access method and a computer system. The method is used for the computer system, and the computer system comprises a processor, a cache, a first storage, a second storage, and a memory controller. The first storage is used for caching data in the second storage. The cache is used for caching tags corresponding to parts of cache blocks in a second partition. A second partition of the first storage is used for caching cache blocks replaced from a first partition, and one memory block in the second storage is mapped to one cache block in the first partition and is mapped to a group comprising multiple cache blocks. The method comprises: a processor obtains a physical address according to an access address in an access request; when the processor determines, according to a tag in the physical address, the access request hits a cache, the processor sends the access request carrying the physical address to a memory controller; and the memory controller obtains data from a second partition according to the physical address. By means of the present application, performance of the computer system is improved.
(FR) Selon des modes de réalisation, la présente invention se rapporte au domaine technique des mémoires. La présente invention concerne un procédé d'accès à des données et un système informatique. Le procédé est utilisé pour le système informatique, et le système informatique comprend un processeur, une mémoire cache, une première mémoire, une seconde mémoire et un contrôleur de mémoire. La première mémoire est utilisée pour mettre en cache des données dans la seconde mémoire. La mémoire cache est utilisée pour mettre en cache des balises correspondant à des parties de blocs de mémoire cache dans une seconde partition. Une seconde partition de la première mémoire est utilisée pour mettre en cache des blocs de mémoire cache remplacés dans une première partition, et un bloc de mémoire dans la seconde mémoire est mis en correspondance avec un bloc de mémoire cache dans la première partition et est mis en correspondance avec un groupe comprenant de multiples blocs de mémoire cache. Le procédé comprend les étapes suivantes : un processeur obtient une adresse physique en fonction d'une adresse d'accès dans une demande d'accès ; lorsque le processeur détermine, en fonction d'une balise dans l'adresse physique, que la demande d'accès touche une mémoire cache, le processeur envoie la demande d'accès portant l'adresse physique à un contrôleur de mémoire ; le contrôleur de mémoire obtient des données provenant d'une seconde partition en fonction de l'adresse physique. Grâce à la présente invention, l'efficacité du système informatique est améliorée.
(ZH) 本申请提供了一种数据访问方法以及计算机系统,属于内存技术领域。该方法应用于计算机系统,计算机系统包括处理器、缓存、第一存储器、第二存储器以及内存控制器,第一存储器用于缓存第二存储器中的数据,缓存用于缓存第二分区中部分缓存块对应的tag,第一存储器的第二分区用于缓存从第一分区中替换出来的缓存块,第二存储器中的一个内存块映射到第一分区的一个缓存块,映射到第二分区的一个包括多个缓存块的分组中,方法包括:处理器根据访问请求中的访问地址获得物理地址,当根据物理地址中的tag确定访问请求命中缓存时,向内存控制器发送携带有物理地址的访存请求,内存控制器根据物理地址从第二分区中获取数据。本申请提升了计算机系统的性能。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)