Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019061077) PULSE WIDTH MODIFICATION CIRCUIT, PULSE WIDTH MODIFICATION METHOD, AND ELECTRONIC APPARATUS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/061077 International Application No.: PCT/CN2017/103686
Publication Date: 04.04.2019 International Filing Date: 27.09.2017
IPC:
H03K 5/04 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
K
PULSE TECHNIQUE
5
Manipulating pulses not covered by one of the other main groups in this subclass
01
Shaping pulses
04
by increasing duration; by decreasing duration
Applicants:
深圳市汇顶科技股份有限公司 SHENZHEN GOODIX TECHNOLOGY CO., LTD. [CN/CN]; 中国广东省深圳市 福田区保税区腾飞工业大厦B座13层 Floor 13, Phase B Tengfei Industrial Building, Futian Free Trade Zone Shenzhen, Guangdong 518045, CN
Inventors:
张孟文 ZHANG, Mengwen; CN
Agent:
北京合智同创知识产权代理有限公司 BEIJING HEADSTAY INTELLECTUAL PROPERTY AGENCY; 中国北京市 海淀区大钟寺13号院1号楼华杰大厦5A1-2 Room 5A1-2, Huajie Plaza, Building No.1 Dazhongsi No.13 Haidian District Beijing 100098, CN
Priority Data:
Title (EN) PULSE WIDTH MODIFICATION CIRCUIT, PULSE WIDTH MODIFICATION METHOD, AND ELECTRONIC APPARATUS
(FR) CIRCUIT DE MODIFICATION DE LARGEUR D’IMPULSIONS, PROCÉDÉ DE MODIFICATION DE LARGEUR D’IMPULSIONS, ET APPAREIL ÉLECTRONIQUE
(ZH) 脉宽修正电路、脉宽修正方法及电子设备
Abstract:
(EN) A pulse width modification circuit, pulse width modification method, and electronic apparatus, configured to solve an existing problem in which a pulse width of a clock signal received by a digital clock does not meet a requirement. The pulse width modification circuit comprises: a delay module (101) configured to perform delay processing on an input clock signal according to a delay control parameter, so as to obtain a delayed clock signal; a logical operation module (102) configured to perform a logical operation on the input clock signal and the delayed clock signal to modify a pulse width of the input clock signal, so as to obtain an output clock signal; and a feedback module (103) configured to determine, according to a pulse width and a target pulse width of the output clock signal, the delay control parameter, and to feed the delay control parameter back to the delay module. A clock signal having various pulse widths can be automatically obtained by means of the above-described pulse width modification process, thus meeting signal pulse width requirements of a digital clock in different situations.
(FR) L’invention concerne un circuit de modification de largeur d’impulsions, un procédé de modification de largeur d’impulsions, et un appareil électronique, configurés pour résoudre un problème existant de non-satisfaction à une exigence d’une largeur d’impulsions d’un signal d’horloge reçu par une horloge numérique. Le circuit de modification de largeur d’impulsions comprend : un module de retard (101) configuré pour procéder à un traitement de retard sur un signal d’horloge d’entrée selon un paramètre de contrôle de retard, afin d’obtenir un signal d’horloge retardé ; un module d’opérations logiques (102) configuré pour procéder à une opération logique sur le signal d’horloge d’entrée et sur le signal d’horloge retardé pour modifier une largeur d’impulsions du signal d’horloge d’entrée, afin d’obtenir un signal d’horloge de sortie ; et un module rétroactif (103) configuré pour déterminer, selon une largeur d’impulsions et une largeur d’impulsions cible du signal d’horloge de sortie, le paramètre de contrôle de retard, et à renvoyer le paramètre de contrôle de retard au module de retard. Un signal d’horloge ayant diverses largeurs d’impulsions peut être obtenu automatiquement au moyen du processus de modification de largeur d’impulsions décrit ci-dessus, satisfaisant ainsi aux exigences de largeur d’impulsions de signal d’une horloge numérique dans différentes situations.
(ZH) 一种脉宽修正电路、脉宽修正方法及电子设备,以解决现有数字时钟接收到的时钟信号的脉宽无法满足要求的问题。其中脉宽修正电路包括:延迟模块(101),用于依据延迟控制参数对输入时钟信号进行延迟处理,得到延迟时钟信号;逻辑运算模块(102),用于将所述输入时钟信号与所述延迟时钟信号进行逻辑运算,以对所述输入时钟信号进行脉宽的修正,得到输出时钟信号;反馈模块(103),用于依据所述输出时钟信号的脉宽及目标脉宽,确定所述延迟控制参数,并将所述延迟控制参数反馈至所述延迟模块。经过上述脉宽修正过程自动得到各种脉宽的时钟信号,从而满足各种不同情况下数字时钟对信号脉宽的要求。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)