Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019050867) APPARATUSES AND METHODS FOR DETECTING A LOOP COUNT IN A DELAY-LOCKED LOOP
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/050867 International Application No.: PCT/US2018/049413
Publication Date: 14.03.2019 International Filing Date: 04.09.2018
IPC:
G11C 7/22 (2006.01) ,H03L 7/081 (2006.01)
G PHYSICS
11
INFORMATION STORAGE
C
STATIC STORES
7
Arrangements for writing information into, or reading information out from, a digital store
22
Read-write (R-W) timing or clocking circuits; Read-write (R-W) control signal generators or management
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
L
AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
7
Automatic control of frequency or phase; Synchronisation
06
using a reference signal applied to a frequency- or phase-locked loop
08
Details of the phase-locked loop
081
provided with an additional controlled phase shifter
Applicants:
MICRON TECHNOLOGY, INC. [US/US]; 8000 South Federal Way Boise, Idaho 83716-9632, US
Inventors:
SATOH, Yasuo; JP
Agent:
HEGSTROM, Brandon; DORSEY & WHITNEY LLP IP Docket - SE 701 5th Avenue Suite 6100 Seattle, Washington 98104, US
ANDKEN, Kerry Lee; US
ENG, Kimton; US
FAUTH D., Justen; US
ITO, Mika; US
HEGSTROM, Brandon; US
MA, Yue Matthew; US
QUECAN, Andrew; US
STERN, Ronald; US
MEIKLEJOHN, Paul T.; US
SPAITH, Jennifer; US
ORME, Nathan; US
Priority Data:
15/697,77307.09.2017US
Title (EN) APPARATUSES AND METHODS FOR DETECTING A LOOP COUNT IN A DELAY-LOCKED LOOP
(FR) APPAREILS ET PROCÉDÉS DE DÉTECTION D'UN COMPTAGE DE BOUCLES DANS UNE BOUCLE À VERROUILLAGE DE RETARD
Abstract:
(EN) Apparatuses and methods are disclosed for detecting a loop count in a delay-locked loop that uses a divide clock in a measure initialization process. An example apparatus includes a divider configured to receive a signal and produce a first divided signal and a second divided signal that is complementary to the first divided signal, a first circuit configured to count the first divided signal during a first enabled period and produce a first count value, a second circuit configured to count the second divided signal during a second enabled period and produce a second count value, and an adder configured to produce a third count value responsive to the first and second count values.
(FR) L'invention concerne des appareils et des procédés pour détecter un comptage de boucles dans une boucle à verrouillage de retard qui utilise une horloge de division dans un processus d'initialisation de mesure. Un appareil donné à titre d'exemple comprend un diviseur conçu pour recevoir un signal et produire un premier signal divisé et un second signal divisé qui est complémentaire du premier signal divisé, un premier circuit conçu pour compter le premier signal divisé pendant une première période activée et produire une première valeur de comptage, un second circuit conçu pour compter le second signal divisé pendant une seconde période activée et produire une deuxième valeur de comptage, et un additionneur conçu pour produire une troisième valeur de comptage en réponse aux première et deuxième valeurs de comptage.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)