Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019049198) COMMUNICATION CIRCUIT, COMMUNICATION SYSTEM AND COMMUNICATION METHOD
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/049198 International Application No.: PCT/JP2017/031917
Publication Date: 14.03.2019 International Filing Date: 05.09.2017
IPC:
H04B 5/02 (2006.01)
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
B
TRANSMISSION
5
Near-field transmission systems, e.g. inductive loop type
02
using transceiver
Applicants:
株式会社ソシオネクスト SOCIONEXT INC. [JP/JP]; 神奈川県横浜市港北区新横浜二丁目10番23 2-10-23 Shin-Yokohama, Kohoku-ku, Yokohama-shi, Kanagawa 2220033, JP
Inventors:
正木 俊一郎 MASAKI, Shunichiro; JP
Agent:
伊東 忠重 ITOH, Tadashige; JP
伊東 忠彦 ITOH, Tadahiko; JP
Priority Data:
Title (EN) COMMUNICATION CIRCUIT, COMMUNICATION SYSTEM AND COMMUNICATION METHOD
(FR) CIRCUIT DE COMMUNICATION, SYSTÈME DE COMMUNICATION ET PROCÉDÉ DE COMMUNICATION
(JA) 通信回路、通信システム及び通信方法
Abstract:
(EN) The present invention includes: a first buffer which receives a signal in which a first logic state and a second logic state are defined, and outputs a signal that indicates the first logic state or the second logic state; a second buffer which receives the signal output from the first buffer, and outputs a signal that indicates any one among the first logic state, the second logic state, and a third logic state; and a monitoring circuit which monitors a logic state indicated by the signal output from the first buffer, and outputs, to the second buffer, a signal that indicates the third logic state, when the logic state is not changed for a first period.
(FR) La présente invention comprend : un premier tampon qui reçoit un signal dans lequel un premier état logique et un deuxième état logique sont définis, et émet un signal qui indique le premier état logique ou le deuxième état logique ; un second tampon qui reçoit le signal émis depuis le premier tampon, et émet un signal qui indique l'un quelconque parmi le premier état logique, le deuxième état logique et un troisième état logique ; et un circuit de surveillance qui surveille un état logique indiqué par le signal émis depuis le premier tampon, et émet, au second tampon, un signal qui indique le troisième état logique, lorsque l'état logique n'est pas changé pendant une première période.
(JA) 第一の論理状態と第二の論理状態が定義された信号が入力され、前記第一の論理状態又は前記第二の論理状態を示す信号を出力する第一のバッファと、前記第一のバッファから出力される信号が入力され、前記第一の論理状態と、前記第二の論理状態と、第三の論理状態の何れかを示す信号を出力する第二のバッファと、前記第一のバッファから出力される信号が示す論理状態を監視し、前記論理状態が第1の期間変化しない場合に、前記第二のバッファに、前記第三の論理状態を示す信号を出力させる監視回路と、を有する。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)