Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019045929) TECHNOLOGIES FOR PROVIDING EFFICIENT MEMORY ACCESS ON AN ACCELERATOR SLED
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/045929 International Application No.: PCT/US2018/044365
Publication Date: 07.03.2019 International Filing Date: 30.07.2018
IPC:
G06F 13/16 (2006.01) ,G06F 13/28 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
13
Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
14
Handling requests for interconnection or transfer
16
for access to memory bus
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
13
Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
14
Handling requests for interconnection or transfer
20
for access to input/output bus
28
using burst mode transfer, e.g. direct memory access, cycle steal
Applicants:
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
Inventors:
DORMITZER, Paul H.; US
Agent:
KELLETT, Glen M.; US
Priority Data:
15/858,54929.12.2017US
20174103063230.08.2017IN
62/584,40110.11.2017US
Title (EN) TECHNOLOGIES FOR PROVIDING EFFICIENT MEMORY ACCESS ON AN ACCELERATOR SLED
(FR) TECHNOLOGIES DE FOURNITURE D'UN ACCÈS MÉMOIRE EFFICACE SUR UN MODULE "SLED" D'ACCÉLÉRATEUR
Abstract:
(EN) Technologies for providing efficient access to the memory of an accelerator device include an accelerator sled. The accelerator sled includes an accelerator device including a memory. The accelerator sled also includes a network interface controller that includes a memory access logic unit. The memory access logic unit is to determine a memory address region usable by a remote compute device to access the memory of the accelerator device, receive, from the remote compute device, a memory access request to remotely access the memory of the accelerator device associated with the memory address region, and perform, in response to the memory access request, a direct memory access operation on the memory. Other embodiments are also described and claimed.
(FR) L'invention concerne des technologies destinées à fournir un accès efficace à la mémoire d'un dispositif accélérateur qui comprennent un module "sled" d'accélérateur. Le module "sled" d'accélérateur comprend un dispositif accélérateur comprenant une mémoire. Le module "sled" d'accélérateur comprend également un dispositif de commande d'interface réseau qui comprend une unité logique d'accès à la mémoire. L'unité logique d'accès à la mémoire est destinée à déterminer une région d'adresse mémoire utilisable par un dispositif informatique distant pour accéder à la mémoire du dispositif accélérateur, recevoir, en provenance du dispositif informatique distant, une requête d'accès à la mémoire pour accéder à distance à la mémoire du dispositif d'accélérateur associé à la région d'adresse de mémoire, et effectuer, en réponse à la requête d'accès à la mémoire, une opération d'accès direct à la mémoire sur la mémoire. D'autres modes de réalisation de la présente invention sont également décrits et revendiqués.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)