Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019042173) SHIFT REGISTER UNIT AND DRIVING METHOD THEREOF, ARRAY SUBSTRATE, AND DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/042173 International Application No.: PCT/CN2018/101184
Publication Date: 07.03.2019 International Filing Date: 17.08.2018
IPC:
G09G 3/3208 (2016.01) ,G11C 19/28 (2006.01)
[IPC code unknown for G09G 3/3208]
G PHYSICS
11
INFORMATION STORAGE
C
STATIC STORES
19
Digital stores in which the information is moved stepwise, e.g. shift registers
28
using semiconductor elements
Applicants:
京东方科技集团股份有限公司 BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; 中国北京市 朝阳区酒仙桥路10号 No.10 Jiuxianqiao Rd. Chaoyang District Beijing 100015, CN
Inventors:
王志良 WANG, Zhiliang; CN
Agent:
北京三高永信知识产权代理有限责任公司 BEIJING SAN GAO YONG XIN INTELLECTUAL PROPERTY AGENCY CO., LTD.; 中国北京市 海淀区学院路蓟门里和景园A座1单元102室 A-1-102, He Jing Yuan, Ji Men Li, Xueyuan Road Haidian District Beijing 100088, CN
Priority Data:
201710774943.331.08.2017CN
Title (EN) SHIFT REGISTER UNIT AND DRIVING METHOD THEREOF, ARRAY SUBSTRATE, AND DISPLAY DEVICE
(FR) UNITÉ DE REGISTRE À DÉCALAGE ET SON PROCÉDÉ D'ATTAQUE, SUBSTRAT MATRICIEL ET DISPOSITIF D'AFFICHAGE
(ZH) 移位寄存器单元及其驱动方法、阵列基板和显示装置
Abstract:
(EN) A shift register unit and a driving method thereof, an array substrate, and a display device in the field of displays. The shift register unit comprises: a shift register module (11) configured to provide a signal at a first scan output (SN) that is delayed compared to a signal at a first scan input (SN-1); an output module (12) configured to provide a first level to a second scan output (EN) when a second scan input (EN-1) and a first clock signal (CK) are both at the first level; and a first reset module (13) configured to provide the first level to a first node while the first scan output (SN) is at the first level, and provide a second level to the second scan output (EN) when the first node is at the first level and a second clock signal (XCK) is at the second level. The shift register unit can reduce the number of clock signal lines used by a gate driver while satisfying application requirements, simplifying a circuit configuration on an array substrate, and realizing narrowing of a border of a display device.
(FR) La présente invention concerne une unité de registre à décalage, son procédé d'attaque, un substrat matriciel et un dispositif d'affichage qui se rapportent au domaine technique de l'affichage. L'unité de registre à décalage comprend : un module de registre à décalage (11) configuré pour fournir un signal à une première sortie de balayage (SN) qui est retardée par rapport à un signal au niveau d'une première entrée de balayage (SN -1) ; un module de sortie (12) configuré pour fournir un premier niveau à une seconde sortie de balayage (EN) lorsqu'une seconde entrée de balayage (EN -1) et un premier signal d'horloge (CK) se trouvent tous deux au premier niveau ; et un premier module de réinitialisation (13) configuré pour fournir le premier niveau à un premier nœud tandis que la première sortie de balayage (SN) se trouve au premier niveau, et pour fournir un second niveau à la seconde sortie de balayage (EN) lorsque le premier nœud se trouve au premier niveau et qu'un second signal d'horloge (XCK) se trouve au second niveau. L'unité de registre à décalage peut réduire le nombre de lignes de signal d'horloge utilisées par un pilote de grille tout en satisfaisant des exigences d'application, en simplifiant une configuration de circuit sur un substrat matriciel, et en obtenant un rétrécissement d'une limite d'un dispositif d'affichage.
(ZH) 一种移位寄存器单元及其驱动方法、阵列基板和显示装置,属于显示领域。该移位寄存器单元包括:移位寄存模块(11),用于在第一扫描输出端(SN)提供相较于第一扫描输入端(SN-1)处的信号滞后的信号;输出模块(12),用于在第二扫描输入端(EN-1)处和第一时钟信号(CK)均为第一电平时将第二扫描输出端(EN)提供第一电平;第一复位模块(13),用于在第一扫描输出端(SN)处为第一电平的时段内将第一节点提供第一电平,并在第一节点为第一电平且第二时钟信号(XCK)为第二电平时将第二扫描输出端(EN)提供第二电平。该移位寄存器单元可以在满足应用需求的情况下减少栅极驱动器所使用的时钟信号线的数量,有助于简化阵列基板上的电路结构,实现显示装置的边框的窄化。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)