Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019034505) CIRCUIT FOR ACTUATING A POWER SEMICONDUCTOR TRANSISTOR
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/034505 International Application No.: PCT/EP2018/071579
Publication Date: 21.02.2019 International Filing Date: 09.08.2018
IPC:
H03K 17/082 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
K
PULSE TECHNIQUE
17
Electronic switching or gating, i.e. not by contact-making and -breaking
08
Modifications for protecting switching circuit against overcurrent or overvoltage
082
by feedback from the output to the control circuit
Applicants:
ROBERT BOSCH GMBH [DE/DE]; Postfach 30 02 20 70442 Stuttgart, DE
Inventors:
FRIESE, Falko; DE
SINN, Peter; DE
Priority Data:
10 2017 214 211.115.08.2017DE
Title (EN) CIRCUIT FOR ACTUATING A POWER SEMICONDUCTOR TRANSISTOR
(FR) CIRCUIT D’ACTIVATION D’UN TRANSISTOR DE PUISSANCE À SEMI-CONDUCTEUR
(DE) SCHALTUNG ZUR ANSTEUERUNG EINES LEISTUNGSHALBLEITERTRANSISTORS
Abstract:
(EN) A circuit (1) for actuating a power semiconductor transistor (2) having an actuation stage (3), which is configured to actuate the gate (4) of the power semiconductor transistor (2) using a control voltage (12) and, for this purpose, is connected to the gate (4) and the emitter (5) of the power semiconductor transistor (2), further having a protective circuit (6), which is likewise configured to actuate the gate (4) and, for this purpose, is connected to the gate (4) and the emitter (5), and also a current sensor (7) connected to the emitter (5) of the power semiconductor transistor (2) to determine a load current, wherein an output (8) of the current sensor (7) is made available to the protective circuit (6) and the protective circuit (6) is configured to decrease the control voltage at the gate (4) when a load current is greater than a threshold value current.
(FR) L’invention concerne un circuit (1) d’activation d’un transistor de puissance à semi-conducteur (2), présentant un étage d’activation (3) qui est conçu pour l’activation de la grille (4) du transistor de puissance à semi-conducteur (2) incluant une tension de commande (12) et qui est à cet effet raccordé à la grille (4) et à l’émetteur (5) du transistor de puissance à semi-conducteur (2), et présentant par ailleurs un circuit de protection (6) qui est également conçu pour l’activation de la grille (4) et qui est à cet effet raccordé à la grille (4) et à l’émetteur (5), ainsi qu’un capteur de courant (7) raccordé à l’émetteur (5) du transistor de puissance à semi-conducteur (2) et permettant de déterminer un courant de charge, une sortie (8) du capteur de courant (7) étant fournie au circuit de protection (6), et le circuit de protection (6) étant conçu pour abaisser la tension de commande au niveau de la grille (4) si un courant de charge dépasse une valeur seuil de courant.
(DE) Schaltung (1) zur Ansteuerung eines Leistungshalbleitertransistors (2) aufweisend eine Ansteuerungsstufe (3) welche zur Ansteuerung des Gates (4) des Leistungshalbleitertransistors (2) mit einer Steuerspannung (12) eingerichtet ist und dazu an das Gate (4) und den Emitter (5) des Leistungshalbleitertransistors (2) angeschlossen ist, weiter aufweisend eine Schutzschaltung (6), welche ebenfalls zur Ansteuerung des Gates (4) eingerichtet ist und dazu an das Gate (4) und den Emitter (5) angeschlossen ist, sowie ein an dem Emitter (5) des Leistungshalbleitertransistors (2) angeschlossener Stromsensor (7) zur Bestimmung eines Laststroms, wobei ein Ausgang (8) des Stromsensors (7) der Schutzschaltung (6) zur Verfügung gestellt ist und die Schutzschaltung (6) dazu eingerichtet ist, die Steuerspannung an dem Gate (4) abzusenken, wenn ein Laststrom größer ist als ein Schwellwertstrom.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: German (DE)
Filing Language: German (DE)