Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019027628) ACCESSING PROLOGUE AND EPILOGUE DATA
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/027628 International Application No.: PCT/US2018/041361
Publication Date: 07.02.2019 International Filing Date: 10.07.2018
IPC:
G06F 9/30 (2018.01) ,G06F 9/345 (2018.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
9
Arrangements for programme control, e.g. control unit
06
using stored programme, i.e. using internal store of processing equipment to receive and retain programme
30
Arrangements for executing machine- instructions, e.g. instruction decode
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
9
Arrangements for programme control, e.g. control unit
06
using stored programme, i.e. using internal store of processing equipment to receive and retain programme
30
Arrangements for executing machine- instructions, e.g. instruction decode
34
Addressing or accessing the instruction operand or the result
345
of multiple operands or results
Applicants:
GOOGLE LLC [US/US]; 1600 Amphitheatre Parkway Mountain View, California 94043, US
Inventors:
TEMAM, Olivier; FR
KHAITAN, Harshit; US
NARAYANASWAMI, Ravi; US
WOO, Dong Hyuk; US
Agent:
WRIGHT, Christopher D.; US
PORTNOV, Michael; US
Priority Data:
15/664,84231.07.2017US
Title (EN) ACCESSING PROLOGUE AND EPILOGUE DATA
(FR) ACCÈS À DES DONNÉES DE PROLOGUE ET D'ÉPILOGUE
Abstract:
(EN) Methods, systems, and apparatus, including an apparatus for accessing data. In some implementations, an apparatus includes address offset value elements that are each configured to store an address offset value. For each address offset value element, the apparatus can include address computation elements that each store a value used to determine the address offset value. One or more processors are configured to receive a program for performing computations using tensor elements of a tensor. The processor(s) can identify, in the program, a prologue or epilogue loop having a corresponding data array for storing values of the prologue or epilogue loop and populate, for a first address offset value element that corresponds to the prologue or epilogue loop, the address computation elements for the first address offset value element with respective values based at least on a number of iterations of the prologue or epilogue loop.
(FR) L'invention concerne des procédés, des systèmes et un appareil, notamment un appareil d'accès à des données. Dans certains modes de réalisation, un appareil comprend des éléments à valeur de décalage d'adresse qui sont chacun configurés pour stocker une valeur de décalage d'adresse. Pour chaque élément à valeur de décalage d'adresse, l'appareil peut comprendre des éléments de calcul d'adresse qui stockent chacun une valeur utilisée pour déterminer la valeur de décalage d'adresse. Un ou plusieurs processeurs sont configurés pour recevoir un programme conçu pour effectuer des calculs à l'aide d'éléments d'un tenseur. Le ou les processeurs peuvent identifier dans le programme une boucle de prologue ou d'épilogue ayant un réseau de données correspondant permettant de stocker des valeurs de la boucle de prologue ou d'épilogue et de remplir, pour un premier élément à valeur de décalage d'adresse qui correspond à la boucle de prologue ou d'épilogue, les éléments de calcul d'adresse relatifs au premier élément à valeur de décalage d'adresse avec des valeurs respectives au moins sur la base d'un nombre d'itérations de la boucle de prologue ou d'épilogue.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)