Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019024478) AMPLIFIER DEVICE HAVING ULTRAHIGH POWER SUPPLY REJECTION RATIO
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/024478 International Application No.: PCT/CN2018/075517
Publication Date: 07.02.2019 International Filing Date: 07.02.2018
IPC:
H03F 1/26 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
F
AMPLIFIERS
1
Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
26
Modifications of amplifiers to reduce influence of noise generated by amplifying elements
Applicants:
深圳市中移联半导体科技有限公司 SHENZHEN ZYL SEMICONDUCTOR TECHNOLOGY CO.,LTD [CN/CN]; 中国广东省深圳市 龙岗区坪地街道高桥社区环坪路22号 No. 22 Huanping Road, Gaoqiao Community, Pingdi Street, Longgang District Shenzhen, Guangdong 518000, CN
Inventors:
林其亮 LIN, Qiliang; CN
江宇晟 JIANG, Yusheng; CN
Agent:
深圳市中联专利代理有限公司 SHENZHEN ZHONGLIAN PATENT AGENCY CO., LTD.; 中国广东省深圳市 罗湖区东门南路办公楼1栋(食出大厦)605房 LI, Jun Room 605, Office building 1 (Shichu Building), Dongmen south Road Luohu District Shenzhen, Guangdong 518002, CN
Priority Data:
201710653755.501.08.2017CN
Title (EN) AMPLIFIER DEVICE HAVING ULTRAHIGH POWER SUPPLY REJECTION RATIO
(FR) DISPOSITIF AMPLIFICATEUR À RAPPORT DE RÉJECTION D'ALIMENTATION ÉLECTRIQUE ULTRA-ÉLEVÉ
(ZH) 一种超高电源抑制比功放装置
Abstract:
(EN) An amplifier device having an ultrahigh power supply rejection ratio, comprising an amplifier, a reference voltage circuit, and a low-pass circuit. The reference voltage circuit is connected to the low-pass circuit; the low-pass circuit is connected to an input end of the amplifier; the reference voltage circuit comprises a first resistor (R1) and a second resistor (R2); a first end of the first resistor (R1) is connected to a power supply (VDD); a second end of the first resistor (R1) is connected to the first end of the second resistor (R2); the first end of the second resistor (R2) is connected to the low-pass circuit; the second end of the second resistor (R2) is grounded; the low-pass circuit comprises a first switch (S1), a second switch (S2), and a capacitor (Cs); the first end of the first switch (S1) is connected to the first end of the second resistor (R2); the second end of the first switch (S1) is connected to the first end of the capacitor (Cs) and the first end of the second switch (S2); the second end of the second switch (S2) is connected to the amplifier; the second end of the capacitor (Cs) is grounded; the first switch (S1) and the second switch (S2) are periodically switched on and switched off, and the switch-on and switch-off timing sequence of the first switch (S1) and the switch-on and switch-off timing sequence of the second switch (S2) are opposite. The amplifier device having an ultrahigh power supply rejection ratio power can achieve a high power supply rejection ratio without being connected to an external capacitor and is simple in structure and low in cost.
(FR) L'invention concerne un dispositif amplificateur à rapport de réjection d'alimentation électrique ultra-élevé comprenant un amplificateur, un circuit de tension de référence et un circuit passe-bas. Le circuit de tension de référence est raccordé au circuit passe-bas. Le circuit passe-bas est raccordé à une extrémité d'entrée de l'amplificateur. Le circuit de tension de référence comprend une première résistance (R1) et une seconde résistance (R2). Une première extrémité de la première résistance (R1) est raccordée à une alimentation électrique (VDD). Une seconde extrémité de la première résistance (R1) est raccordée à la première extrémité de la seconde résistance (R2). La première extrémité de la seconde résistance (R2) est raccordée au circuit passe-bas. La seconde extrémité de la seconde résistance (R2) est mise à la terre. Le circuit passe-bas comprend un premier commutateur (S1), un second commutateur (S2) et un condensateur (Cs). La première extrémité du premier commutateur (S1) est raccordée à la première extrémité de la seconde résistance (R2). La seconde extrémité du premier commutateur (S1) est raccordée à la première extrémité du condensateur (Cs) et à la première extrémité du second commutateur (S2). La seconde extrémité du second commutateur (S2) est raccordée à l'amplificateur. La seconde extrémité du condensateur (Cs) est mise à la terre. Le premier commutateur (S1) et le second commutateur (S2) sont périodiquement mis en marche et à l'arrêt. La séquence de synchronisation de la mise en marche et de la mise à l'arrêt du premier commutateur (S1) et la séquence de synchronisation de la mise en marche et de la mise à l'arrêt du second commutateur (S2) sont opposées. Le dispositif amplificateur à puissance de rapport de réjection d'alimentation électrique ultra-élevée peut atteindre un rapport de réjection d'alimentation électrique élevé sans être raccordé à un condensateur externe. De plus, ledit dispositif amplificateur présente une structure simple et un faible coût.
(ZH) 一种超高电源抑制比功放装置,包括放大器、基准电压电路和低通电路,所述基准电压电路连接所述低通电路,所述低通电路连接所述放大器的输入端;所述基准电压电路包括第一电阻(R1)和第二电阻(R2),所述第一电阻(R1)的第一端连接电源(VDD),所述第一电阻(R1)的第二端连接第二电阻(R2)的第一端,所述第二电阻(R2)的第一端连接所述低通电路,所述第二电阻(R2)的第二端接地;所述低通电路包括第一开关(S1)、第二开关(S2)和电容(Cs),所述第一开关(S1)的第一端连接所述第二电阻(R2)的第一端,第一开关(S1)的第二端连接所述电容(Cs)的第一端和第二开关(S2)的第一端,所述第二开关(S2)的第二端连接所述放大器,所述电容(Cs)的第二端接地,所述第一开关(S1)和第二开关(S2)进行周期性的开启和关闭并且第一开关(S1)和第二开关(S2)开启和关闭的时序相反。该超高电源抑制比功放装置无需外接电容即可达到高的电源抑制比,结构简单,成本低。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)