Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019005281) BANDWIDTH-MONITORED FREQUENCY HOPPING WITHIN A SELECTED DRAM OPERATING POINT
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/005281 International Application No.: PCT/US2018/029457
Publication Date: 03.01.2019 International Filing Date: 25.04.2018
IPC:
G06F 1/32 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
1
Details not covered by groups G06F3/-G06F13/82
26
Power supply means, e.g. regulation thereof
32
Means for saving power
Applicants:
QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714, US
Inventors:
STEWART, Richard; US
CHUN, Dexter; US
Agent:
WIGMORE, Steven P.; US
SMITH, Gregory; US
BLAHA, Robert; US
HARMAN, John; US
HOOTS, Matthew; US
CRALL, Adam; US
DULANEY, Robert; US
MAXWELL, Lawrence; US
TEMPEL, Michael; US
Priority Data:
15/634,95627.06.2017US
Title (EN) BANDWIDTH-MONITORED FREQUENCY HOPPING WITHIN A SELECTED DRAM OPERATING POINT
(FR) SAUT DE FRÉQUENCE À SURVEILLANCE DE BANDE PASSANTE DANS UN POINT DE FONCTIONNEMENT DE DRAM SÉLECTIONNÉ
Abstract:
(EN) Systems, methods, and computer programs are disclosed for reducing dynamic random access memory (DRAM) power consumption within a selected voltage frequency/bin. One embodiment is a method comprising receiving a selected voltage/frequency bin for operating a memory bus electrically coupling a memory controller to a dynamic random access memory (DRAM). The method monitors a bandwidth of the memory bus while operating at the selected voltage/frequency bin. The method frequency switches a clock for the memory bus, based on the monitored bandwidth, between a plurality of predefined frequencies within the selected voltage/frequency bin to maintain a target bandwidth.
(FR) L'invention concerne des systèmes, des procédés et des programmes informatiques permettant de réduire la consommation d'énergie de mémoire vive dynamique (DRAM) dans un compartiment de fréquence/tension sélectionné. Un mode de réalisation porte sur un procédé comprenant la réception d'un compartiment de tension/fréquence sélectionné pour faire fonctionner un bus de mémoire couplant électriquement un contrôleur de mémoire à une mémoire vive dynamique (DRAM). Le procédé surveille une bande passante du bus de mémoire tout en opérant au niveau du compartiment de tension/fréquence sélectionné. La fréquence de procédé commute une horloge pour le bus de mémoire, sur la base de la bande passante surveillée, entre une pluralité de fréquences prédéfinies à l'intérieur du compartiment de tension/fréquence sélectionné pour maintenir une bande passante cible.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)