Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019000518) PIXEL COMPENSATION CIRCUIT AND DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/000518 International Application No.: PCT/CN2017/093820
Publication Date: 03.01.2019 International Filing Date: 21.07.2017
IPC:
G09G 3/3225 (2016.01)
[IPC code unknown for G09G 3/3225]
Applicants:
武汉华星光电半导体显示技术有限公司 WUHAN CHINA STAR OPTOELECTRONICS SEMICONDUCTOR DISPLAY TECHNOLOGY CO., LTD. [CN/CN]; 中国湖北省武汉市 东湖新技术开发区高新大道666号光谷生物创新园C5栋305室 305 Room, Building C5, Biolake of Optics Valley No. 666 Gaoxin Avenue, Wuhan East Lake High-tech Development Zone Wuhan, Hubei 430070, CN
Inventors:
毛鹏 MAO, Peng; CN
Agent:
深圳市威世博知识产权代理事务所 (普通合伙) CHINA WISPRO INTELLECTUAL PROPERTY LLP.; 中国广东省深圳市 南山区高新区粤兴三道8号中国地质大学产学研基地中地大楼A806 Room A806 Zhongdi Building, China University of Geosciences Base No. 8 Yuexing 3rd Road, High-Tech Industrial Estate, Nanshan District Shenzhen, Guangdong 518057, CN
Priority Data:
201710506838.128.06.2017CN
Title (EN) PIXEL COMPENSATION CIRCUIT AND DISPLAY DEVICE
(FR) CIRCUIT DE COMPENSATION DE PIXEL ET DISPOSITIF D'AFFICHAGE
(ZH) 像素补偿电路及显示装置
Abstract:
(EN) A pixel compensation circuit and a display device. The control ends of first and second switches (T1, T2) in a pixel compensation circuit are respectively connected to first and second light-emitting control ends (EM, EM_C), and the first end of the first switch (T1) is connected to the first end of the second switch (T2); the control end of a third switch (T3) is connected to a first control signal (S_C), the first end thereof is connected to the second end of the first switch (T1), and the second end thereof is connected to the first end of a drive switch (T0); an anode of an organic light-emitting diode (D1) is connected to the second end of the drive switch (T0), and a cathode thereof is connected to a second voltage end (VSS); the control end and the first end of a fourth switch (T4) are respectively connected to a second control signal and a third control signal, and the second end thereof is connected to the control end of the drive switch (T0); a first capacitor (C1) is connected between the control end of the drive switch (T0) and the second end of the second switch (T2); and a second capacitor (C2) is connected between the second end of the second switch (T2) and the second end of the first switch (T1).
(FR) La présente invention concerne un circuit de compensation de pixel et un dispositif d'affichage. Les extrémités de commande de premier et deuxième interrupteurs (T1, T2) dans un circuit de compensation de pixel sont respectivement reliées à des première et seconde extrémités de commande d'émission lumineuse (EM, EM_C), et la première extrémité du premier interrupteur (T1) est reliée à la première extrémité du deuxième interrupteur (T2); l'extrémité de commande d'un troisième interrupteur (T3) est reliée à un premier signal de commande (S_C), la première extrémité de celui-ci est reliée à la seconde extrémité du premier interrupteur (T1), et la seconde extrémité de celui-ci est reliée à la première extrémité d'un interrupteur (T0) d'excitation; une anode d'une diode électroluminescente organique (D1) est reliée à la seconde extrémité de l'interrupteur (T0) d'excitation, et une cathode de celle-ci est reliée à une seconde extrémité de tension (VSS); l'extrémité de commande et la première extrémité d'un quatrième interrupteur (T4) sont respectivement reliées à un second signal de commande et à un troisième signal de commande, et la seconde extrémité de celui-ci est reliée à l'extrémité de commande de l'interrupteur (T0) d'excitation; un premier condensateur (C1) est branché entre l'extrémité de commande de l'interrupteur (T0) d'excitation et la seconde extrémité du deuxième interrupteur (T2); et un second condensateur (C2) est branché entre la seconde extrémité du deuxième interrupteur (T2) et la seconde extrémité du premier interrupteur (T1).
(ZH) 一种像素补偿电路及显示装置,其中像素补偿电路中的第一及第二开关(T1、T2)的控制端分别连第一及第二发光控制端(EM、EM_C),第一开关(T1)的第一端与第二开关(T2)的第一端相连;第三开关(T3)的控制端连第一控制信号(S_C),第一端连第一开关(T1)的第二端,第二端连驱动开关(T0)的第一端;有机发光二极管(D1)的阳极连驱动开关(T0)的第二端,阴极连第二电压端(VSS);第四开关(T4)的控制端及第一端分别连第二控制信号及第三控制信号,第二端连驱动开关(T0)的控制端;第一电容(C1)连在驱动开关(T0)的控制端与第二开关(T2)的第二端之间;第二电容(C2)连在第二开关(T2)的第二端与第一开关(T1)的第二端之间。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)