Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019000456) DATA MASK TRANSMISSION METHOD, MEMORY CONTROLLER, MEMORY CHIP, AND COMPUTER SYSTEM
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/000456 International Application No.: PCT/CN2017/091331
Publication Date: 03.01.2019 International Filing Date: 30.06.2017
IPC:
G11C 11/409 (2006.01) ,G06F 13/16 (2006.01)
G PHYSICS
11
INFORMATION STORAGE
C
STATIC STORES
11
Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
21
using electric elements
34
using semiconductor devices
40
using transistors
401
forming cells needing refreshing or charge regeneration, i.e. dynamic cells
4063
Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
407
for memory cells of the field-effect type
409
Read-write (R-W) circuits
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
13
Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
14
Handling requests for interconnection or transfer
16
for access to memory bus
Applicants:
华为技术有限公司 HUAWEI TECHNOLOGIES CO., LTD. [CN/CN]; 中国广东省深圳市 龙岗区坂田华为总部办公楼 Huawei Administration Building Bantian, Longgang Shenzhen, Guangdong 518129, CN
Inventors:
肖世海 XIAO, Shihai; CN
朗诺斯弗洛里安 LONGNOS, Florian; CN
杨伟 YANG, Wei; CN
Agent:
北京龙双利达知识产权代理有限公司 LONGSUN LEAD IP LTD.; 中国北京市 海淀区北清路68号院3号楼101 Rm. 101, Building 3 No. 68 Beiqing Road, Haidian District Beijing 100094, CN
Priority Data:
Title (EN) DATA MASK TRANSMISSION METHOD, MEMORY CONTROLLER, MEMORY CHIP, AND COMPUTER SYSTEM
(FR) PROCÉDÉ DE TRANSMISSION DE MASQUE DE DONNÉES, DISPOSITIF DE COMMANDE DE MÉMOIRE, PUCE MÉMOIRE ET SYSTÈME INFORMATIQUE
(ZH) 传输数据掩码的方法、内存控制器、内存芯片和计算机系统
Abstract:
(EN) The present application provides a data mask (DM) transmission method, a memory controller, a memory chip, and a computer system. The method comprises: a memory controller transmits a first write command to a memory chip, wherein the first write command comprises first indication information, the first indication information is used to indicate that data blocks to be written comprise a masked data block, the number of data blocks to be written is N, wherein N is an integer greater than or equal to 2; and the memory controller sends, according to the first write command, the N data blocks to the memory chip, wherein one of the N data blocks is a first DM information block, the first DM information block is used to indicate the location of the masked data block in the data blocks to be written, and the N data blocks comprise a non-masked data block among the data blocks to be written. The embodiments of the present application realize transmission of a DM without adding a pin.
(FR) La présente invention concerne un procédé de transmission de masque de données (DM), un dispositif de commande de mémoire, une puce mémoire et un système informatique. Le procédé comprend les étapes suivantes : un dispositif de commande de mémoire transmet une première instruction d'écriture à une puce mémoire, la première instruction d'écriture comprenant des premières informations d'indication, les premières informations d'indication étant utilisées pour indiquer que des blocs de données à écrire comprennent un bloc de données masqué, le nombre de blocs de données à écrire est N, N étant un nombre entier supérieur ou égal à 2 ; et le dispositif de commande de mémoire envoie, selon la première instruction d'écriture, les N blocs de données à la puce mémoire, un des N blocs de données étant un premier bloc d'informations DM, le premier bloc d'informations DM est utilisé pour indiquer l'emplacement du bloc de données masqué dans les blocs de données à écrire, et les N blocs de données comprennent un bloc de données non masqué parmi les blocs de données à écrire. Les modes de réalisation de la présente invention réalisent la transmission d'un DM sans ajout d'une broche.
(ZH) 本申请提供了一种传输数据掩码的方法、内存控制器、内存芯片和计算机系统,该方法包括内存控制器向内存芯片发送第一写命令,该第一写命令中包含有第一指示信息,该第一指示信息用于指示待写入的数据块中具有掩码数据块,该待写入的数据块的个数为N,N为大于或等于2的整数;该内存控制器根据该第一写命令向该内存芯片发送N个数据块,其中,该N个数据块中的一个数据块为第一DM信息块,该第一DM信息块用于指示该待写入的数据块中的掩码数据块的位置,该N个数据块包括该待写入的数据块中的非掩码数据块。本申请实施例实现了在不增加管脚的情况DM的传输。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)