Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2019000426) POWER AMPLIFIER CIRCUIT FOR TIME DIVISION DUPLEX MODE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2019/000426 International Application No.: PCT/CN2017/091244
Publication Date: 03.01.2019 International Filing Date: 30.06.2017
IPC:
H03F 3/20 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
F
AMPLIFIERS
3
Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
20
Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
Applicants:
上海诺基亚贝尔股份有限公司 NOKIA SHANGHAI BELL CO., LTD. [CN/CN]; 中国上海市 中国(上海)自由贸易试验区宁桥路388号 388 Ning Qiao Road, China (Shanghai) Pilot Free Trade Zone Shanghai 201206, CN
Inventors:
黎峰 LI, Feng; CN
Agent:
北京汉昊知识产权代理事务所(普通合伙) HANHOW INTELLECTUAL PROPERTY; 中国北京市 东长安街1号东方广场西1区1111室 W1-1111, Oriental Plaza, No. 1 East Chang An Avenue Beijing 100738, CN
Priority Data:
Title (EN) POWER AMPLIFIER CIRCUIT FOR TIME DIVISION DUPLEX MODE
(FR) CIRCUIT AMPLIFICATEUR DE PUISSANCE POUR MODE DUPLEX À RÉPARTITION DANS LE TEMPS
(ZH) 一种用于时分双工模式的功率放大电路
Abstract:
(EN) A power amplifier circuit for a time division duplex mode. The power amplifier circuit comprises a power amplifier bias circuit (1) and a time division duplex switching circuit (2); the power amplifier bias circuit (1) is used for generating a constant quiescent current in a power amplifier; the power amplifier bias circuit (1) comprises a first field effect transistor and a second field effect transistor; moreover, the first field effect transistor and the second field effect transistor form a mirror current source; the time division duplex switching circuit (2) is used for switching the resistance of a gate circuit connected in series to the power amplifier bias circuit (1). The power amplifier circuit keeps the quiescent current constant in a radio frequency amplifier while meeting the requirements of fast time division duplex switching, is implemented by simple and low-cost components, and uses a chip that is easy to integrate into a power transmitter, and the cost is low.
(FR) L'invention concerne un circuit amplificateur de puissance pour un mode duplex à répartition dans le temps. Le circuit amplificateur de puissance comprend un circuit de polarisation d'amplificateur de puissance (1) et un circuit de commutation en duplex à répartition dans le temps (2) ; le circuit de polarisation d'amplificateur de puissance (1) est utilisé pour générer un courant de repos constant dans un amplificateur de puissance ; le circuit de polarisation d'amplificateur de puissance (1) comprend un premier transistor à effet de champ et un second transistor à effet de champ ; en outre, le premier transistor à effet de champ et le second transistor à effet de champ forment une source de courant de miroir ; le circuit de commutation en duplex à répartition dans le temps (2) est utilisé pour commuter la résistance d'un circuit de grille connecté en série au circuit de polarisation d'amplificateur de puissance (1). Le circuit d'amplificateur de puissance maintient le courant de repos constant dans un amplificateur haute fréquence tout en répondant aux exigences de commutation en duplex à répartition dans le temps rapide, est mis en œuvre par des composants simples et à faible coût, et utilise une puce qui est facile à intégrer dans un émetteur de puissance, et le coût est faible.
(ZH) 一种用于时分双工模式的功率放大电路,其特征在于,所述功率放大电路包括功率放大偏置电路(1)和时分双工切换电路(2);所述功率放大偏置电路(1)用于在功率放大器中产生恒定的静态电流;所述功率放大偏置电路(1)包括第一场效应管和第二场效应管,并且,第一场效应管和第二场效应管形成镜像电流源;所述时分双工切换电路(2)用于切换串联至所述功率放大偏置电路(1)的门电路的电阻。该功率放大电路具有以下优点:满足快速时分双工切换的需求的同时,在射频放大器中保持静态电流恒定;由简单且造价较低的元件实现,易于集成到功率发射器的芯片,且成本较低。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)