Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018226505) ERROR CORRECTION CALCULATION UPON SERIAL BUS ABORT
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/226505 International Application No.: PCT/US2018/035411
Publication Date: 13.12.2018 International Filing Date: 31.05.2018
IPC:
G06F 11/10 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
11
Error detection; Error correction; Monitoring
07
Responding to the occurrence of a fault, e.g. fault tolerance
08
Error detection or correction by redundancy in data representation, e.g. by using checking codes
10
Adding special bits or symbols to the coded information, e.g. parity check, casting out nines or elevens
Applicants:
QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714, US
Inventors:
GRAIF, Sharon; US
BEN-CHEN, Tomer, Rafael; US
TOBIA, Samer; US
Agent:
LOZA, Julio; US
Priority Data:
15/992,70130.05.2018US
62/517,69609.06.2017US
Title (EN) ERROR CORRECTION CALCULATION UPON SERIAL BUS ABORT
(FR) CALCUL DE CORRECTION D'ERREUR LORS D'UN ABANDON DE BUS SÉRIE
Abstract:
(EN) Systems, methods, and apparatus are described that enable communication of signals over a serial data bus. A method performed at a transmitter/sender device coupled to the serial data bus includes determining at a transmitter on the serial data bus a condition whereby a receiver in communication with the transmitter on the serial data bus is initiating a termination of data transfer between the transmitter and the receiver. The method further includes calculating an error check word in the transmitter simultaneous with data transfer from the transmitter to the receiver, and temporarily taking control of the serial bus with the transmitter after initiation of the termination of data transfer and transmitting the calculated error check word to the receiver.
(FR) La présente invention concerne des systèmes, des procédés et un appareil permettant une communication de signaux sur un bus de données en série. Un procédé mis en œuvre au niveau d'un dispositif émetteur/envoyeur couplé au bus de données en série consiste à déterminer, au niveau d'un émetteur sur le bus de données en série, une condition selon laquelle un récepteur en communication avec l'émetteur sur le bus de données en série déclenche une fin de transfert de données entre l'émetteur et le récepteur. Le procédé comprend en outre le calcul d'un mot de contrôle d'erreur dans l'émetteur simultanément avec un transfert de données de l'émetteur au récepteur, la prise de commande temporaire du bus en série à l'aide de l'émetteur après le déclenchement de la fin du transfert de données et la transmission du mot de contrôle d'erreur calculé au récepteur.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)