Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018221340) LEAD FRAME, METHOD FOR MANUFACTURING LEAD FRAME, AND METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/221340 International Application No.: PCT/JP2018/019792
Publication Date: 06.12.2018 International Filing Date: 23.05.2018
IPC:
H01L 23/50 (2006.01) ,H01L 23/28 (2006.01)
[IPC code unknown for H01L 23/50][IPC code unknown for H01L 23/28]
Applicants:
株式会社三井ハイテック MITSUI HIGH-TEC, INC. [JP/JP]; 福岡県北九州市八幡西区小嶺二丁目10-1 10-1, Komine 2-chome, Yahatanishi-ku, Kitakyushu-shi, Fukuoka 8078588, JP
Inventors:
石橋 貴弘 ISHIBASHI, Takahiro; JP
Agent:
藤岡 隆浩 FUJIOKA, Takahiro; JP
Priority Data:
2017-11020002.06.2017JP
Title (EN) LEAD FRAME, METHOD FOR MANUFACTURING LEAD FRAME, AND METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE
(FR) GRILLE DE CONNEXION, PROCÉDÉ DE PRODUCTION DE GRILLE DE CONNEXION ET PROCÉDÉ DE PRODUCTION DE DISPOSITIF SEMI-CONDUCTEUR
(JA) リードフレーム、リードフレームの製造方法、および半導体装置の製造方法
Abstract:
(EN) In the present invention, mold resin remaining in a mold runner is easily separated from a lead frame. A lead frame has an obverse surface on which a semiconductor chip is mounted, and a reverse surface on the opposite side from the obverse surface, a plurality of unit lead frames including die pads and a plurality of leads being provided so as to be aligned. The reverse surface includes a first area in which the unit lead frames are provided, and a second area which is the area other than the first area. The first area has lower surface roughness than does the obverse surface, and the second area has lower surface roughness than does the first area.
(FR) Dans la présente invention, la résine de moulage restant dans un canal d'alimentation de moule est facilement séparée d'une grille de connexion. Une grille de connexion a une surface avers sur laquelle est montée une puce semi-conductrice, et une surface revers sur le côté opposé à la surface avers, plusieurs grilles de connexion unitaires comprenant des pastilles de puce et plusieurs fils étant disposés de sorte à être alignés. La surface revers comprend une première zone dans laquelle sont disposées les grilles de connexion unitaires, et une seconde zone qui est une zone différente de la première zone. La première zone présente une rugosité de surface inférieure à celle de la surface avers, et la seconde zone présente une rugosité de surface inférieure à celle de la première zone.
(JA) モールドランナーに残留するモールド樹脂をリードフレームから容易に剥離すること。リードフレームは、半導体チップが搭載されるおもて面と、おもて面とは反対側の裏面とを有し、ダイパッドと複数のリードとを含む単位リードフレームが複数並んで設けられており、裏面は、単位リードフレームが設けられる第1部位と、第1部位以外の部位である第2部位とを含む。そして、第1部位は、おもて面より小さな表面粗さを有し、さらに、第2部位は、第1部位より小さな表面粗さを有する。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)