Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018220933) POWER SUPPLY DEVICE FOR ARC PROCESSING AND METHOD FOR CONTROLLING POWER SUPPLY DEVICE FOR ARC PROCESSING
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/220933 International Application No.: PCT/JP2018/008926
Publication Date: 06.12.2018 International Filing Date: 08.03.2018
IPC:
H02M 7/493 (2007.01) ,B23K 9/073 (2006.01) ,H02M 7/48 (2007.01) ,H02M 9/00 (2006.01)
[IPC code unknown for H02M 7/493][IPC code unknown for B23K 9/073][IPC code unknown for H02M 7/48][IPC code unknown for H02M 9]
Applicants:
パナソニックIPマネジメント株式会社 PANASONIC INTELLECTUAL PROPERTY MANAGEMENT CO., LTD. [JP/JP]; 大阪府大阪市中央区城見2丁目1番61号 1-61, Shiromi 2-chome, Chuo-ku, Osaka-shi, Osaka 5406207, JP
Inventors:
濱野 善行 HAMANO Yoshiyuki; --
田畑 芳行 TABATA Yoshiyuki; --
森川 徹也 MORIKAWA Tetsuya; --
三澤 司 MISAWA Tsukasa; --
堀江 宏太 HORIE Kota; --
Agent:
鎌田 健司 KAMATA Kenji; JP
前田 浩夫 MAEDA Hiroo; JP
Priority Data:
2017-10530829.05.2017JP
Title (EN) POWER SUPPLY DEVICE FOR ARC PROCESSING AND METHOD FOR CONTROLLING POWER SUPPLY DEVICE FOR ARC PROCESSING
(FR) DISPOSITIF D'ALIMENTATION ÉLECTRIQUE DE TRAITEMENT D'ARC ET PROCÉDÉ DE COMMANDE DE DISPOSITIF D'ALIMENTATION ÉLECTRIQUE DE TRAITEMENT D'ARC
(JA) アーク加工用電源装置およびアーク加工用電源装置の制御方法
Abstract:
(EN) The present invention selects whether a plurality of inverter circuits (INV1, INV2) are driven or stopped in accordance with the measured values of the temperatures of switching elements constituting the inverter circuits (INV1, INV2) and a setting value associated with an output current so that the power consumed by the inverter circuits (INV1, INV2) is minimized.
(FR) La présente invention permet de sélectionner si une pluralité de circuits inverseurs (INV1, INV2) sont pilotés ou arrêtés conformément aux valeurs mesurées des températures d'éléments de commutation constituant les circuits inverseurs (INV1, INV2) et à une valeur de réglage associée à un courant de sortie de façon à réduire au minimum la puissance consommée par les circuits inverseurs (INV1, INV2).
(JA) インバータ回路(INV1,INV2)を構成するスイッチング素子の温度の測定値と出力電流に係る設定値によって、複数あるインバータ回路(INV1,INV2)の駆動と停止を、インバータ回路(INV1,INV2)での消費電力が小さくなるように選択する。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)