Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018218954) VERIFICATION PLATFORM AND VERIFICATION METHOD, AND COMPUTER STORAGE MEDIUM
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/218954 International Application No.: PCT/CN2017/120088
Publication Date: 06.12.2018 International Filing Date: 29.12.2017
IPC:
G06F 17/50 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
17
Digital computing or data processing equipment or methods, specially adapted for specific functions
50
Computer-aided design
Applicants:
深圳市中兴微电子技术有限公司 SANECHIPS TECHNOLOGY CO., LTD. [CN/CN]; 中国广东省深圳市 南山区西丽街道留仙大道中兴工业园 ZTE Industrial Park, Liuxian Avenue, Xili Street, Nanshan District Shenzhen, Guangdong 518055, CN
Inventors:
韩彬 HAN, Bin; CN
徐科 XU, Ke; CN
Agent:
北京派特恩知识产权代理有限公司 CHINA PAT INTELLECTUAL PROPERTY OFFICE; 中国北京市 海淀区海淀南路21号中关村知识产权大厦B座2层 2nd Floor, Zhongguancun Intellectual Property Building, Block B No.21 Haidian South Road, Haidian District Beijing 100080, CN
Priority Data:
201710389863.627.05.2017CN
Title (EN) VERIFICATION PLATFORM AND VERIFICATION METHOD, AND COMPUTER STORAGE MEDIUM
(FR) PLATEFORME DE VÉRIFICATION ET PROCÉDÉ DE VÉRIFICATION, ET SUPPORT DE STOCKAGE INFORMATIQUE
(ZH) 一种验证平台和验证方法、计算机存储介质
Abstract:
(EN) Disclosed are a verification platform and verification method, and a computer storage medium. The verification platform is implemented based on a field programmable gate array (FPGA), and comprises the following modules interconnected by means of an on-chip bus: a first interface conversion module, which is configured to receive test data of an external computer and perform protocol conversion thereon, output a test case and a first calculation result to a first memory module, and output a test instruction to a first IP module to be tested; and receive a comparison result and send same to the external computer; a platform configuration module, which is configured to configure an FPGA, to which same belongs, according to received configuration data; a first IP module to be tested, which is configured to acquire the test case and perform calculation according to the test instruction, generate a second calculation result, and produce an interrupt signal; and a comparison module, which is configured to acquire a first calculation result and a second calculation result and compare same, and send the comparison result to the first interface conversion module.
(FR) L'invention concerne une plateforme de vérification et un procédé de vérification, et un support de stockage informatique. La plateforme de vérification est mise en oeuvre sur la base d'un réseau grilles programmable en champ (FPGA), et comprend les modules suivants interconnectés au moyen d'un bus sur puce: un premier module de conversion d'interface, qui est configuré pour recevoir des données de test d'un ordinateur externe et effectuer une conversion de protocole sur celles-ci, émettre un cas d'essai et un premier résultat de calcul vers un premier module de mémoire, et émettre une instruction de test vers un premier module IP à tester; et recevoir un résultat de comparaison et envoyer celui-ci à l'ordinateur externe; un module de configuration de plateforme, qui est configuré pour configurer un FPGA auquel il appartient selon des données de configuration reçues; un premier module IP à tester qui est configuré pour acquérir le cas d'essai et effectuer un calcul selon l'instruction de test, générer un second résultat de calcul, et produire un signal d'interruption; et un module de comparaison qui est configuré pour acquérir un premier résultat de calcul et un second résultat de calcul et pour comparer ceux-ci, et envoyer le résultat de comparaison au premier module de conversion d'interface.
(ZH) 本发明实施例公开了一种验证平台和验证方法、计算机存储介质,所述验证平台基于现场可编程门阵列(FPGA)实现,包括通过片上总线互联的:第一接口转换模块,配置为接收外部计算机的测试数据并对其进行协议转换,将测试用例和第一计算结果输出至第一内存模块,将测试指令输出至第一待测IP模块;接收比对结果,并发送至外部计算机;平台配置模块,配置为根据接收的配置数据,对自身所属FPGA进行配置;第一待测IP模块,配置为根据测试指令,获取测试用例并进行计算,生成第二计算结果,产生中断信号;比对模块,配置为获取第一计算结果和第二计算结果进行比对,将比对结果发送至第一接口转换模块。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)