Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018205524) ARRAY SUBSTRATE AND MANUFACTURING METHOD THEREFOR, AND DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/205524 International Application No.: PCT/CN2017/110125
Publication Date: 15.11.2018 International Filing Date: 09.11.2017
IPC:
G02F 1/1362 (2006.01) ,H01L 27/12 (2006.01) ,H01L 21/77 (2017.01)
[IPC code unknown for G02F 1/1362][IPC code unknown for H01L 27/12][IPC code unknown for H01L 21/77]
Applicants:
京东方科技集团股份有限公司 BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; 中国北京市 朝阳区酒仙桥路10号 No.10 Jiuxianqiao Rd., Chaoyang District Beijing 100015, CN
鄂尔多斯市源盛光电有限责任公司 ORDOS YUANSHENG OPTOELECTRONICS CO., LTD. [CN/CN]; 中国内蒙古自治区鄂尔多斯市 东胜区鄂尔多斯装备制造基地 Ordos Equipment Manufacturing Base, Dongsheng District Ordos, Inner Mongolia 017020, CN
Inventors:
张洁 ZHANG, Jie; CN
杨璐 YANG, Lu; CN
史大为 SHI, Dawei; CN
樊君 FAN, Jun; CN
Agent:
北京银龙知识产权代理有限公司 DRAGON INTELLECTUAL PROPERTY LAW FIRM; 中国北京市 海淀区西直门北大街32号院枫蓝国际中心2号楼10层 10F, Bldg. 2, Maples International Center No. 32 Xizhimen North Street, Haidian District Beijing 100082, CN
Priority Data:
201710331516.811.05.2017CN
Title (EN) ARRAY SUBSTRATE AND MANUFACTURING METHOD THEREFOR, AND DISPLAY DEVICE
(FR) SUBSTRAT DE MATRICE ET SON PROCÉDÉ DE FABRICATION, ET DISPOSITIF D’AFFICHAGE
(ZH) 一种阵列基板及其制作方法、显示装置
Abstract:
(EN) An array substrate and a manufacturing method therefor, and a display device. The array substrate comprises: gate lines (1042) and data wires (1063), and the gate lines (1042) and the data wires (1063) define a plurality of pixel regions; the array substrate further comprises a plurality of insulating layers, wherein the plurality of insulating layers comprise at least one hollow insulating layer; and a portion of the hollow insulating layer located in the pixel regions has a hollow region, thus the influence of the insulating layer in the pixel regions on light transmittance can be reduced and the display quality can be improved.
(FR) La présente invention concerne un substrat de matrice et son procédé de fabrication, et un dispositif d’affichage. Le substrat de matrice comprend : des lignes de grille (1042) et des fils de données (1063), et les lignes de grille (1042) et les fils de données (1063) définissent une pluralité de régions de pixel ; le substrat de matrice comprend en outre une pluralité de couches isolantes, la pluralité de couches isolantes comprenant au moins une couche isolante creuse ; et une partie de la couche isolante creuse située dans les régions de pixel a une région creuse, ainsi l'influence de la couche isolante dans les régions de pixel sur la transmittance de lumière peut être réduite et la qualité d'affichage peut être améliorée.
(ZH) 一种阵列基板及其制作方法、显示装置。该阵列基板包括:栅线(1042)和数据线(1063),所述栅线(1042)和数据线(1063)限定出多个像素区域,所述阵列基板还包括多层绝缘层,所述多层绝缘层中包括至少一层镂空绝缘层,所述镂空绝缘层位于所述像素区域内的部分具有镂空区域,从而可减少像素区域内的绝缘层对光线透过率的影响,提高显示品质。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)