Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018205398) PIXEL DRIVING CIRCUIT, PIXEL DRIVING METHOD, AND DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/205398 International Application No.: PCT/CN2017/091678
Publication Date: 15.11.2018 International Filing Date: 04.07.2017
IPC:
G09G 3/36 (2006.01)
G PHYSICS
09
EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
G
ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3
Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20
for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix
34
by control of light from an independent source
36
using liquid crystals
Applicants:
惠科股份有限公司 HKC CORPORATION LIMITED [CN/CN]; 中国广东省深圳市 宝安区石岩街道水田村民营工业园惠科工业园 Huike Industrial Park, Minying Industrial Park Shuitian Country, Shiyan, Baoan District Shenzhen, Guangdong 518101, CN
重庆惠科金渝光电科技有限公司 CHONGQING HKC OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; 中国重庆市 巴南区界石镇石景路1号 No. 1 Shijing Rd., Jieshi, Banan District Chongqing 401320, CN
Inventors:
陈猷仁 CHEN, Yu-jen; CN
Agent:
广州华进联合专利商标代理有限公司 ADVANCE CHINA IP LAW OFFICE; 中国广东省广州市 天河区花城大道85号3901房 Room 3901, No. 85 Huacheng Avenue, Tianhe District Guangzhou, Guangdong 510623, CN
Priority Data:
201710330458.711.05.2017CN
Title (EN) PIXEL DRIVING CIRCUIT, PIXEL DRIVING METHOD, AND DISPLAY DEVICE
(FR) CIRCUIT D'ATTAQUE DE PIXEL, PROCÉDÉ D'ATTAQUE DE PIXEL, ET DISPOSITIF D'AFFICHAGE
(ZH) 像素驱动电路、驱动方法及显示装置
Abstract:
(EN) A pixel driving circuit, comprising: a pixel array (100), data lines (S1, S2, S3, ..., S7, …) and scan lines (G1, G2, …, G8, …), wherein the pixel array (100) comprises a plurality of pixel units (110) having four subpixels of different colors, and all the subpixels are arranged in dot inversion with the polarity of one subpixel being opposite to the polarity of an adjacent subpixel; the data lines (S1, S2, S3, ..., S7, …) and the scan lines (G1, G2, …, G8, …) are orthogonally configured in the pixel array (100), and each line of the pixel units (110) is provided with two scan lines, and each row of the pixel units (110) is provided with two data lines; when each data line (S1, S2, S3, ..., S7, …) passes through one line of the pixel units (110), two closest subpixels with the same polarity are connected, the polarities of all the subpixels which are connected on the same data line (S1, S2, S3, ..., S7, …) in the row direction are the same and the polarities of adjacent subpixels connected with the corresponding data line (S1, S2, S3, ..., S7, …) are opposite.
(FR) L'invention concerne un circuit d'attaque de pixel, comprenant : un réseau de pixels (100), des lignes de données (S1, S2, S3, …, S7, …) et des lignes de balayage (G1, G2, …, G8, …), le réseau de pixels (100) comprenant une pluralité d'unités de pixel (110) ayant quatre sous-pixels de couleurs différentes, et tous les sous-pixels étant agencés en inversion de points, la polarité d'un sous-pixel étant opposée à la polarité d'un sous-pixel adjacent ; les lignes de données (S1, S2, S3, …, S7, …) et les lignes de balayage (G1, G2, …, G8, …) sont configurées de manière orthogonale dans le réseau de pixels (100), et chaque ligne des unités de pixel (110) est pourvue de deux lignes de balayage, et chaque rangée des unités de pixel (110) est pourvue de deux lignes de données ; lorsque chaque ligne de données (S1, S2, S3, …, S7, …) passe à travers une ligne des unités de pixel (110), deux sous-pixels les plus proches ayant la même polarité sont connectés, les polarités de tous les sous-pixels qui sont connectés sur la même ligne de données (S1, S2, S3, …, S7, …) dans la direction de rangée sont identiques, et les polarités de sous-pixels adjacents connectés à la ligne de données (S1, S2, S3, …, S7, …) correspondante sont opposées.
(ZH) 一种像素驱动电路包括:像素阵列(100)、数据线(S1、S2、S3、...、S7、...)和扫描线(G1、G2、...、G8、...),其中,像素阵列(100)包括多个具有四条颜色不同的子像素的像素单元(110),所有的子像素相互之间呈现正负极性相间的点反转排列;数据线(S1、S2、S3、...、S7、...)和扫描线(G1、G2、...、G8、...)正交配置于像素阵列(100)中,且每行像素单元(110)设置两条扫描线、每列像素单元(110)设置两条数据线;每条数据线(S1、S2、S3、...、S7、...)在穿过一行像素单元(110)时,连接两个最近的具有相同极性的子像素,并且在列方向上连接在同一条数据线(S1、S2、S3、...、S7、...)上的所有子像素的极性都相同;相邻的数据线(S1、S2、S3、...、S7、...)连接的子像素极性相反。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)