Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018204172) METHODS OF ADJUSTING GAIN ERROR IN INSTRUMENTATION AMPLIFIERS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/204172 International Application No.: PCT/US2018/029715
Publication Date: 08.11.2018 International Filing Date: 27.04.2018
IPC:
H03F 3/45 (2006.01) ,H03G 1/00 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
F
AMPLIFIERS
3
Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
45
Differential amplifiers
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
G
CONTROL OF AMPLIFICATION
1
Details of arrangements for controlling amplification
Applicants:
MICROCHIP TECHNOLOGY INCORPORATED [US/US]; 2355 West Chandler Blvd. Chandler, Arizona 85224-6199, US
Inventors:
MOTOROIU, Serban; RO
NOLAN, Jim; US
Agent:
SLAYDEN, Bruce W., II; US
Priority Data:
15/887,19902.02.2018US
62/500,44802.05.2017US
Title (EN) METHODS OF ADJUSTING GAIN ERROR IN INSTRUMENTATION AMPLIFIERS
(FR) PROCÉDÉS DE RÉGULATION D'ERREUR DE GAIN DANS DES AMPLIFICATEURS DE MESURE
Abstract:
(EN) A current feed-back instrumentation amplifier (CFIA) comprises a differential pair (M1a, M1b) with degeneration for amplifying small differential voltages in the presence of large common-mode voltages. The CFIA includes input and feedback transconductors and a trimming circuit (RTAIL,IN, RTAIL,FB) that trims the back-bias voltages of the transistors in each transconductor. The trimming circuit (RTAIL,IN, RTAIL,FB) includes a plurality of selectable resistors disposed in the signal path of the tail current in each transconductor. Each of the plurality of selectable resistors has a switch coupled to it. When a switch is closed, only the resistors up to the respective switch are in the signal path of the bulk-to-source voltage of the differentially paired transistors. The resistor trimming circuit (RTAIL,IN, RTAIL,FB) reduces the mismatch between transconductances of the respective differential pair transistors, and thereby reducing the CFIA's gain error.
(FR) La présente invention concerne un amplificateur de mesure à rétroaction de courant (CFIA), comprenant une paire différentielle (M1a, M1b) à contre-réaction permettant d'amplifier des petites tensions différentielles en présence de tensions de mode commun importantes. Le CFIA comprend des transconducteurs d'entrée et de rétroaction et un circuit d'ajustage (RTAIL,IN, RTAIL,FB) qui ajsute les tensions de polarisation inverse des transistors dans chaque transconducteur. Le circuit d'ajustage (RTAIL,IN, RTAIL,FB) comprend une pluralité de résistances sélectionnables placées dans le trajet de signal du courant de queue dans chaque transconducteur. Chaque résistance de la pluralité de résistances sélectionnables est dotée d'un commutateur couplé à cette dernière. Lorsqu'un commutateur est fermé, seules les résistances jusqu'au commutateur respectif se trouvent dans le trajet de signal de la tension globale des transistors appariés de manière différentielle. Le circuit d'ajustage de résistance (RTAIL,IN, RTAIL,FB) réduit la désadaptation entre les transconductances des transistors respectifs appariés de manière différentielle, et réduit ainsi l'erreur de gain du CFIA.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)