Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018197646) CIRCUIT ARRANGEMENT AND METHOD FOR DETERMINING AN OFFSET BETWEEN TWO SIGNAL EDGES
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/197646 International Application No.: PCT/EP2018/060805
Publication Date: 01.11.2018 International Filing Date: 26.04.2018
IPC:
G01R 29/02 (2006.01) ,G04F 10/06 (2006.01) ,H03L 7/091 (2006.01)
G PHYSICS
01
MEASURING; TESTING
R
MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
29
Arrangements for measuring or indicating electric quantities not covered by groups G01R19/-G01R27/135
02
Measuring characteristics of individual pulses, e.g. deviation from pulse flatness, rise time or duration
G PHYSICS
04
HOROLOGY
F
TIME-INTERVAL MEASURING
10
Apparatus for measuring unknown time intervals by electric means
06
by measuring phase
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
L
AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
7
Automatic control of frequency or phase; Synchronisation
06
using a reference signal applied to a frequency- or phase-locked loop
08
Details of the phase-locked loop
085
concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
091
the phase or frequency detector using a sampling device
Applicants:
TECHNISCHE UNIVERSITÄT DARMSTADT [DE/DE]; Karolinenplatz 5 64289 Darmstadt, DE
Inventors:
ANGELI, Nico; DE
HOFMANN, Klaus; DE
Agent:
DR. KLAUS BEHRNDT / LIFETECH IP; Elsenheimerstraße 47a 80687 Munich, DE
Priority Data:
10 2017 109 192.028.04.2017DE
Title (EN) CIRCUIT ARRANGEMENT AND METHOD FOR DETERMINING AN OFFSET BETWEEN TWO SIGNAL EDGES
(FR) CIRCUIT ET PROCÉDÉ POUR DÉTERMINER UN DÉCALAGE ENTRE DEUX FLANCS DE SIGNAL
(DE) SCHALTUNGSANORDNUNG UND VERFAHREN ZUM ERMITTELN EINES VERSATZES ZWISCHEN ZWEI SIGNALFLANKEN
Abstract:
(EN) The invention relates to a circuit arrangement for determining an offset between two signal edges of at least one digital signal (A, B) having a signal frequency (f). The circuit arrangement comprises: an adjustment device (110) for adjusting or permitting the adjustment of a sampling frequency (fabtast) of a sampling signal, wherein the sampling frequency (fabtast) is smaller than the signal frequency (f); a sampling device (120) for sampling the at least one digital signal with the sampling frequency and for generating at least one output signal (A1, B1); a detection device (130) for detecting at least two edges of the at least one output signal (A1, B1); and a determining device (140) for determining the offset between the at least two detected edges.
(FR) L'invention concerne un circuit pour déterminer un décalage entre deux flancs de signal d'au moins un signal numérique (A, B) qui possède une fréquence de signal (f). Le circuit comprend : un dispositif de réglage (110) destiné à régler ou à faire régler une fréquence d'échantillonnage (fabtast) d'un signal d'échantillonnage, la fréquence d'échantillonnage (fabtast) étant inférieure à la fréquence de signal (f) ; un dispositif d'échantillonnage (120) destiné à échantillonner l'au moins un signal numérique avec la fréquence d'échantillonnage et à générer au moins un signal de sortie (A1, B1) ; un dispositif de détection (130) destiné à détecter au moins deux flancs de l'au moins un signal de sortie (A1, B1) ; et un dispositif de détermination (140) destiné à déterminer le décalage entre les au moins deux flancs détectés.
(DE) Es ist eine Schaltungsanordnung zum Ermitteln eines Versatzes zwischen zwei Signalflanken von zumindest einem digitalen Signal (A, B), das eine Signalfrequenz (f) aufweist, offenbart. Die Schaltungsanordnung umfasst:eine Einstelleinrichtung (110) zum Einstellen oder zum Veranlassen des Einstellens einer Abtastfrequenz (fabtast) eines Abtastsignals, wobei die Abtastfrequenz (fabtast) kleiner ist als die Signalfrequenz (f);eine Abtasteinrichtung (120) zum Abtasten des zumindest einen digitalen Signals mit der Abtastfrequenz und zum Erzeugen von zumindest einem Ausgangssignal (A1, B1);eine Detektiereinrichtung (130) zum Detektieren von zumindest zwei Flanken des zumindest einen Ausgangssignals (A1, B1); und eine Ermittlungseinrichtung (140) zum Ermitteln des Versatzes zwischen den zumindest zwei detektierten Flanken.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: German (DE)
Filing Language: German (DE)