Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018196323) ARRAY SUBSTRATE, DISPLAY PANEL, DISPLAY DEVICE, AND DRIVING METHOD
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/196323 International Application No.: PCT/CN2017/109689
Publication Date: 01.11.2018 International Filing Date: 07.11.2017
IPC:
G09G 3/3208 (2016.01) ,G09G 3/3266 (2016.01)
[IPC code unknown for G09G 3/3208][IPC code unknown for G09G 3/3266]
Applicants:
京东方科技集团股份有限公司 BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; 中国北京市 朝阳区酒仙桥路10号 No. 10 Jiuxianqiao Rd., Chaoyang District Beijing 100015, CN
Inventors:
金志河 KIM, Jiha; CN
韩承佑 HAN, Seung Woo; CN
商广良 SHANG, Guangliang; CN
郑皓亮 ZHENG, Haoliang; CN
姚星 YAO, Xing; CN
韩明夫 HAN, Mingfu; CN
王志冲 WANG, Zhichong; CN
袁丽君 YUAN, Lijun; CN
林允植 IM, Yun Sik; CN
黄应龙 HUANG, Yinglong; CN
董学 DONG, Xue; CN
Agent:
北京市柳沈律师事务所 LIU, SHEN & ASSOCIATES; 中国北京市 海淀区彩和坊路10号1号楼10层 10th Floor, Building 1, 10 Caihefang Road Haidian District Beijing 100080, CN
Priority Data:
201710289041.027.04.2017CN
Title (EN) ARRAY SUBSTRATE, DISPLAY PANEL, DISPLAY DEVICE, AND DRIVING METHOD
(FR) SUBSTRAT DE RÉSEAU, PANNEAU D'AFFICHAGE, DISPOSITIF D'AFFICHAGE, ET PROCÉDÉ D’ATTAQUE
(ZH) 阵列基板、显示面板、显示设备及驱动方法
Abstract:
(EN) An array substrate (10), a display panel (2), a display device (1), and a driving method. The array substrate (10) comprises: a plurality of first pixel units (P1) arranged in an array in a first area (A1); a first gate driving circuit (110); a second gate driving circuit (120); first gate lines (G1) connected to the first gate driving circuit (110); and second gate lines (G2) connected to the second gate driving circuit (120). A first part of the first pixel units (P1) is connected to the first gate lines (G1), and each first pixel unit (P1) in the first part is connected to one of the plurality of first gate lines (G1); a second part of the first pixel units (P1) is connected to the second gate lines (G2), and each first pixel unit (P1) in the second part is connected to one of the plurality of second gate lines (G2).
(FR) La présente invention concerne un substrat de réseau (10), un panneau d'affichage (2), un dispositif d'affichage (1), et un procédé d'attaque. Le substrat de réseau (10) comprend : une pluralité de premières unités de pixel (P1) agencées dans un réseau dans une première zone (A1) ; un premier circuit d'attaque de grille (110) ; un second circuit d'attaque de grille (120) ; des premières lignes de grille (G1) connectées au premier circuit d'attaque de grille (110) ; et des secondes lignes de grille (G2) connectées au second circuit d'attaque de grille (120). Une première partie des premières unités de pixel (P1) est connectée aux premières lignes de grille (G1), et chaque première unité de pixel (P1) dans la première partie est connectée à l'une de la pluralité de premières lignes de grille (G1) ; une seconde partie des premières unités de pixel (P1) est connectée aux secondes lignes de grille (G2), et chaque première unité de pixel (P1) dans la seconde partie est connectée à l'une de la pluralité de secondes lignes de grille (G2).
(ZH) 一种阵列基板(10)、显示面板(2)、显示设备(1)及驱动方法。该阵列基板(10)包括:在第一区域(A1)中阵列排布的多个第一像素单元(P1);第一栅极驱动电路(110);第二栅极驱动电路(120);与所述第一栅极驱动电路(110)连接的第一栅线(G1);以及与所述第二栅极驱动电路(120)连接的第二栅线(G2),其中,所述第一像素单元(P1)中的第一部分与所述第一栅线(G1)连接,且所述第一部分的每个所述第一像素单元(P1)与所述多条第一栅线(G1)之一连接;所述第一像素单元(P1)中的第二部分与所述第二栅线(G2)连接,且所述第二部分的每个所述第一像素单元(P1)与所述多条第二栅线(G2)之一连接。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)