Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO2018193967) ENCODING DEVICE, DECODING DEVICE, ENCODING METHOD AND DECODING METHOD
Latest bibliographic data on file with the International BureauSubmit observation

Pub. No.: WO/2018/193967 International Application No.: PCT/JP2018/015411
Publication Date: 25.10.2018 International Filing Date: 12.04.2018
IPC:
H04N 19/53 (2014.01)
[IPC code unknown for H04N 19/53]
Applicants:
パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ PANASONIC INTELLECTUAL PROPERTY CORPORATION OF AMERICA [US/US]; カリフォルニア州トーランス,スイート 200,マリナー アベニュー 20000 20000 Mariner Avenue, Suite 200, Torrance, California 90503, US
Inventors:
安倍 清史 ABE Kiyofumi; JP
西 孝啓 NISHI Takahiro; --
遠間 正真 TOMA Tadamasa; --
加納 龍一 KANOH Ryuichi; --
橋本 隆 HASHIMOTO Takashi; --
Agent:
徳田 佳昭 TOKUDA Yoshiaki; JP
西田 浩希 NISHIDA Hiroki; JP
Priority Data:
62/487,11919.04.2017US
Title (EN) ENCODING DEVICE, DECODING DEVICE, ENCODING METHOD AND DECODING METHOD
(FR) DISPOSITIF DE CODAGE, DISPOSITIF DE DÉCODAGE, PROCÉDÉ DE CODAGE ET PROCÉDÉ DE DÉCODAGE
(JA) 符号化装置、復号装置、符号化方法及び復号方法
Abstract:
(EN) This encoding device (100) is provided with memory (162) and a circuit (160) which can access the memory (162). The circuit (160) derives a motion vector of a block of an image in a video, performs motion compensation by block unit or by sub-block unit, wherein sub-blocks configure a block. In the case of deriving a motion vector of a block with a template Frame Rate Up-Conversion (FRUC) method and performing motion compensation by sub-block unit, the motion vectors of the sub-blocks are derived with a bilateral FRUC method, and motion compensation is performed by sub-block unit using motion vectors of the sub-blocks.
(FR) L'invention concerne un dispositif de codage (100) comportant une mémoire (162) et un circuit (160) pouvant accéder à la mémoire (162). Le circuit (160) dérive un vecteur de mouvement d'un bloc d'une image dans une vidéo, effectue une compensation de mouvement par unité de bloc ou par unité de sous-bloc, des sous-blocs configurant un bloc. Dans le cas d'une dérivation d'un vecteur de mouvement d'un bloc avec un procédé de conversion ascendante de fréquence de trame (FRUC) de modèle et d'une exécution d'une compensation de mouvement par unité de sous-bloc, les vecteurs de mouvement des sous-blocs sont dérivés par un procédé de FRUC bilatéral, et une compensation de mouvement est effectuée par unité de sous-bloc à l'aide de vecteurs de mouvement des sous-blocs.
(JA) 符号化装置(100)は、メモリ(162)と、メモリ(162)にアクセス可能な回路(160)とを備え、回路(160)は、動画像における画像のブロックの動きベクトルを導出し、ブロックの単位、又は、ブロックを構成するサブブロックの単位で、動き補償を行い、テンプレートFRUC(Frame Rate Up-Conversion)方式でブロックの動きベクトルを導出してサブブロックの単位で動き補償を行う場合において、バイラテラルFRUC方式でサブブロックの動きベクトルを導出し、サブブロックの動きベクトルを用いてサブブロックの単位で動き補償を行う。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)