Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018177285) METHOD FOR MODULATING PULSE DENSITY, AND PULSE DENSITY VALUE SIGNAL CONVERSION CIRCUIT
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/177285 International Application No.: PCT/CN2018/080670
Publication Date: 04.10.2018 International Filing Date: 27.03.2018
IPC:
H03M 7/04 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
M
CODING, DECODING OR CODE CONVERSION, IN GENERAL
7
Conversion of a code where information is represented by a given sequence or number of digits to a code where the same information is represented by a different sequence or number of digits
02
Conversion to or from weighted codes, i.e. the weight given to a digit depending on the position of the digit within the block or code word
04
the radix thereof being two
Applicants:
夏楠 XIA, Nan [CN/CN]; CN
Inventors:
夏楠 XIA, Nan; CN
Priority Data:
201710204067.030.03.2017CN
Title (EN) METHOD FOR MODULATING PULSE DENSITY, AND PULSE DENSITY VALUE SIGNAL CONVERSION CIRCUIT
(FR) PROCÉDÉ DE MODULATION DE DENSITÉ D'IMPULSION, ET CIRCUIT DE CONVERSION DE SIGNAL DE VALEUR DE DENSITÉ D'IMPULSION
(ZH) 一种脉冲密度调制方法及脉冲密度值信号转换电路
Abstract:
(EN) Disclosed are a method for modulating a pulse density, and a pulse density value signal conversion circuit. The method comprises the following steps: S01, acquiring the number of bits n of a binary density value d, setting the number of bits of a counter to n, and setting an initial value of the counter to 0 or 1; S02, searching for the rightmost 1, and acquiring the number of bits j, counted from right to left, where the rightmost 1 of the current value i of the counter is located, wherein the number in the counter is a binary number, and the minimum value of j is 1; S03, determining whether corresponding bits are equal, wherein if the jth bit, from left to right, of d is 1, a signal bit output in the present period is 1, and if the jth bit, from left to right, of d is 0, the signal bit output in the present period is 0; and S04, adding 1 to the value i of the counter, entering the next period, and skipping to step S02. This solution can make an output voltage more even and smooth.
(FR) L'invention concerne un procédé de modulation d'une densité d'impulsion, et un circuit de conversion de signal de valeur de densité d'impulsion. Le procédé comprend les étapes suivantes consistant à: S01, acquérir le nombre de bits n d'une valeur de densité binaire d, établir le nombre de bits d'un compteur à n, et établir une valeur initiale du compteur à 0 ou 1; S02, rechercher le 1 le plus à droite, et acquérir le nombre de bits j, comptés de droite à gauche, où se trouve le 1 le plus à droite de la valeur courante i du compteur, le nombre du compteur étant un nombre binaire, et la valeur minimale de j étant 1; S03, déterminer si des bits correspondants sont égaux, si le jème bit, de gauche à droite, de d est 1, une sortie de bit de signal dans la période présente est 1, et si le jème bit, de gauche à droite, de d est 0, la sortie de bit de signal dans la présente période est 0; et S04, ajouter 1 à la valeur i du compteur, entrer la période suivante, et sauter à l'étape S02. Cette solution peut rendre une tension de sortie plus régulière et lisse.
(ZH) 本发明公开了一种脉冲密度调制方法及脉冲密度值信号转换电路,方法包括以下步骤:S01、获取二进制密度值d的位数n,将计数器的位数设置为n,计数器初始值为0或1;S02、搜索最右的1:获取计数器当前的值i最右的1从右往左计数所在的位数j;计数器中的数为二进制数;j的最小值为1;S03、判断对应位是否相等:如果d从左往右数第j位是1,则本周期输出的信号位为1;如果d从左往右数第j位是0,则本周期输出的信号位为0;S04、计数器的值i加1,进入下一个周期,跳转到步骤S02。本方案可以使输出电压更加均匀平滑。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)