Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018161611) SHIFT REGISTER CIRCUIT AND DRIVING METHOD THEREFOR, GATE DRIVING CIRCUIT AND DISPLAY DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/161611 International Application No.: PCT/CN2017/108391
Publication Date: 13.09.2018 International Filing Date: 30.10.2017
IPC:
G09G 3/36 (2006.01)
G PHYSICS
09
EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
G
ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3
Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20
for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix
34
by control of light from an independent source
36
using liquid crystals
Applicants:
京东方科技集团股份有限公司 BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; 中国北京市 朝阳区酒仙桥路10号 No.10 Jiuxianqiao Rd., Chaoyang District Beijing 100015, CN
鄂尔多斯市源盛光电有限责任公司 ORDOS YUANSHENG OPTOELECTRONICS CO., LTD. [CN/CN]; 中国内蒙古自治区鄂尔多斯市 东胜区鄂尔多斯装备制造基地 Ordos Equipment Manufacturing Base, Dongsheng District Ordos, Inner Mongolia 017020, CN
Inventors:
王继国 WANG, Jiguo; CN
樊君 FAN, Jun; CN
李付强 LI, Fuqiang; CN
Agent:
北京市中咨律师事务所 ZHONGZI LAW OFFICE; 中国北京市 西城区平安里西大街26号新时代大厦7层 7F, New Era Building, 26 Pinganli Xidajie, Xicheng District Beijing 100034, CN
Priority Data:
201710139980.710.03.2017CN
Title (EN) SHIFT REGISTER CIRCUIT AND DRIVING METHOD THEREFOR, GATE DRIVING CIRCUIT AND DISPLAY DEVICE
(FR) CIRCUIT DE REGISTRE À DÉCALAGE ET PROCÉDÉ D’EXCITATION ASSOCIÉ, CIRCUIT D’EXCITATION DE GRILLE ET DISPOSITIF D’AFFICHAGE
(ZH) 移位寄存器电路及其驱动方法、栅极驱动电路、显示装置
Abstract:
(EN) Provided in the embodiments of the present disclosure are a shift register circuit and a driving method therefor, a gate driving circuit and a display device. The shift register circuit comprises an input circuit, and a plurality of output circuits coupled to the input circuit. The input circuit is coupled to an input signal terminal, and is configured to enable, under the control of the voltage at the input signal terminal, the plurality of output circuits to operate. Each of the plurality of output circuits is coupled to a corresponding clock signal terminal and an output signal terminal, and is configured to operate to couple the clock signal terminal to the output signal terminal, so as to output a driving signal at the output signal terminal.
(FR) Les modes de réalisation de la présente invention se rapportent à un circuit de registre à décalage, à un procédé d’excitation associé, à un circuit d’excitation de grille et à un dispositif d’affichage. Le circuit de registre à décalage comprend un circuit d’entrée et une pluralité de circuits de sortie couplés au circuit d’entrée. Le circuit d’entrée est couplé à une borne de signal d’entrée et est configuré pour permettre, sous la commande de la tension présente à la borne de signal d’entrée, de faire fonctionner la pluralité de circuits de sortie. Chaque circuit de la pluralité des circuits de sortie est couplé à une borne de signal d’horloge correspondante et à une borne de signal de sortie, et est configuré pour fonctionner pour coupler la borne de signal d’horloge à la borne de signal de sortie de sorte à délivrer un signal d’excitation sur la borne de signal de sortie.
(ZH) 本公开的实施例提供移位寄存器电路及其驱动方法、栅极驱动电路、显示装置。移位寄存器电路包括输入电路、以及与输入电路耦接的多个输出电路。输入电路与输入信号端耦接,并且被配置为在输入信号端处的电压的控制下,使得多个输出电路工作。多个输出电路的每个与相应的时钟信号端、输出信号端耦接,并且被配置为工作以将时钟信号端耦接到输出信号端,以在输出信号端输出驱动信号。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)