Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018161523) SHIFT REGISTER, GATE DRIVING CIRCUIT, DISPLAY PANEL AND DRIVING METHOD
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/161523 International Application No.: PCT/CN2017/102448
Publication Date: 13.09.2018 International Filing Date: 20.09.2017
IPC:
G09G 3/20 (2006.01)
G PHYSICS
09
EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
G
ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3
Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20
for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix
Applicants:
京东方科技集团股份有限公司 BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; 中国北京市 朝阳区酒仙桥路10号 No. 10 Jiuxianqiao Rd., Chaoyang District Beijing 100015, CN
合肥鑫晟光电科技有限公司 HEFEI XINSHENG OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; 中国安徽省合肥市 新站区工业园内 Xinzhan Industrial Park Hefei, Anhui 230012, CN
Inventors:
王梓轩 WANG, Zixuan; CN
王飞 WANG, Fei; CN
陈宇霆 CHEN, Yuting; CN
Agent:
北京市柳沈律师事务所 LIU, SHEN & ASSOCIATES; 中国北京市 海淀区彩和坊路10号1号楼10层 10th Floor, Building 1, 10 Caihefang Road, Haidian District Beijing 100080, CN
Priority Data:
201710135056.108.03.2017CN
Title (EN) SHIFT REGISTER, GATE DRIVING CIRCUIT, DISPLAY PANEL AND DRIVING METHOD
(FR) REGISTRE À DÉCALAGE, CIRCUIT D'EXCITATION DE PORTE, PANNEAU D'AFFICHAGE ET PROCÉDÉ D'EXCITATION
(ZH) 移位寄存器、栅极驱动电路、显示面板及驱动方法
Abstract:
(EN) A shift register (100), a gate driving circuit (10), a display panel (1), and a driving method. The shift register (100) comprises: an input circuit (110) connected with a pull-up node (PU) and an input signal end (INPUT) respectively; a reset circuit (120) connected with the pull-up node (PU), a reset signal end (RESET) and a first power supply end (LVSS1) respectively, so as to receive a first supply voltage (VSS1); an output circuit (130) connected with the pull-up node (PU), a clock signal end (CLK) and an output end (OUTPUT) respectively; and an output pull-down circuit (140) connected with the output end (OUTPUT) and configured to write a second supply voltage (VSS2) into the output end (OUTPUT), the first supply voltage (VSS1) being different from the second supply voltage (VSS2).
(FR) La présente invention concerne un registre à décalage (100), un circuit d'excitation de porte (10), un panneau d'affichage (1) et un procédé d'excitation. Le registre à décalage (100) comprend : un circuit d'entrée (110) connecté respectivement à un nœud de tirage vers le haut (PU) et à une borne de signal d'entrée (INPUT); un circuit de réinitialisation (120) connecté respectivement au nœud de tirage vers le haut (PU), à une borne de signal de réinitialisation (RESET) et à une première borne d'alimentation (LVSS1) de sorte à recevoir une première tension d'alimentation (VSS1); un circuit de sortie (130) connecté respectivement au nœud de tirage vers le haut (PU), à une borne de signal d'horloge (CLK) et à une borne de sortie (OUTPUT); et un circuit de tirage vers le bas de sortie (140) connecté à la borne de sortie (OUTPUT) et configuré pour écrire une seconde tension d'alimentation (VSS2) dans la borne de sortie (OUTPUT), la première tension d'alimentation (VSS1) étant différente de la seconde tension d'alimentation (VSS2).
(ZH) 一种移位寄存器(100)、栅极驱动电路(10)、显示面板(1)及驱动方法。该移位寄存器(100)包括:输入电路(110),与上拉节点(PU)和输入信号端(INPUT)分别连接;复位电路(120),与所述上拉节点(PU)、复位信号端(RESET)及第一电源端(LVSS1)分别连接以接收第一电源电压(VSS1);输出电路(130),与所述上拉节点(PU)、时钟信号端(CLK)及输出端(OUTPUT)分别连接;以及输出下拉电路(140),与所述输出端(OUTPUT)连接,被配置为将第二电源电压(VSS2)写入所述输出端(OUTPUT),其中,所述第一电源电压(VSS1)与所述第二电源电压(VSS2)不同。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)