Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018160465) NEURAL NETWORK-BASED SYSTEMS FOR HIGH SPEED DATA LINKS
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/160465 International Application No.: PCT/US2018/019581
Publication Date: 07.09.2018 International Filing Date: 23.02.2018
IPC:
H04L 25/02 (2006.01) ,H04L 7/00 (2006.01) ,G06N 3/063 (2006.01)
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
L
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
25
Baseband systems
02
Details
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
L
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
7
Arrangements for synchronising receiver with transmitter
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
N
COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS
3
Computer systems based on biological models
02
using neural network models
06
Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
063
using electronic means
Applicants:
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
Inventors:
CHU, Yunhui; US
CHEN, Fan; US
LANG, John; US
PHARES, Charles; US
Agent:
GUPTA, Rishi; US
Priority Data:
15/446,27701.03.2017US
Title (EN) NEURAL NETWORK-BASED SYSTEMS FOR HIGH SPEED DATA LINKS
(FR) SYSTÈMES À BASE DE RÉSEAUX NEURONAUX POUR LIAISONS DE DONNÉES À GRANDE VITESSE
Abstract:
(EN) Aspects of the embodiments are directed to a data transmission receiver that includes a neural network circuit for resolving a received bit value. The data transmission receiver can be coupled to a data transmitter by a high speed data link. The neural network circuit can sample a bit value at multiple locations across the bit's unit interval. The neural network circuit can also sample bit values for neighboring bits to the interested bit at multiple sampling locations across unit intervals for the neighboring bits. The neural network circuit can determine the value of the interested bit from the samples of the waveform.
(FR) L'invention concerne, selon des aspects des modes de réalisation, un récepteur de transmission de données qui comprend un circuit de réseau neuronal pour résoudre une valeur binaire reçue. Le récepteur de transmission de données peut être couplé à un émetteur de données par une liaison de données à grande vitesse. Le circuit de réseau neuronal peut échantillonner une valeur binaire à de multiples emplacements sur l'intervalle unitaire du bit. Le circuit de réseau neuronal peut également échantillonner des valeurs binaires pour des bits voisins au bit intéressé au niveau de multiples emplacements d'échantillonnage sur l'ensemble des intervalles unitaires pour les bits voisins. Le circuit de réseau neuronal peut déterminer la valeur du bit intéressé à partir des échantillons de la forme d'onde.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)