Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018160351) DYNAMIC PARTITION OF PCLe DISK ARRAYS BASED ON SOFTWARE CONFIGURATION / POLICY DISTRIBUTION
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/160351 International Application No.: PCT/US2018/017956
Publication Date: 07.09.2018 International Filing Date: 13.02.2018
IPC:
G06F 13/38 (2006.01) ,G06F 3/06 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
13
Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
38
Information transfer, e.g. on bus
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
3
Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
06
Digital input from, or digital output to, record carriers
Applicants:
CISCO TECHNOLOGY, INC. [US/US]; 170 West Tasman Drive San Jose, CA 95134, US
Inventors:
BAI, Yun; US
LI, Mengshi; US
SUN, Yang; US
WANG, Min; US
CHEN, Yepeng; US
Agent:
LIN, Roy; Polsinelli PC Three Embarcadero Center, Suite 2400 San Francisco, CA 94111, US
Priority Data:
15/445,66228.02.2017US
Title (EN) DYNAMIC PARTITION OF PCLe DISK ARRAYS BASED ON SOFTWARE CONFIGURATION / POLICY DISTRIBUTION
(FR) PARTITION DYNAMIQUE DE RÉSEAUX DE DISQUE PCIE SUR LA BASE D'UNE CONFIGURATION LOGICIELLE/D'UNE DISTRIBUTION DE POLITIQUE
Abstract:
(EN) This disclosure relates to methods and systems for dynamically partitioning of PCIe disk arrays based on software configuration / policy distribution. In one embodiment, at least one PCIe switch has an input port operatively connected to a respective CPU and at least one output port. A multiplexer is connected between the output port(s) of the at least one PCIe switch and a PCIe disk array, for example an NVMe SSD, and is configured to connect the PCIe disk array in a first configuration to a single PCIe switch in either one x4 port or two x2 port mode, or in a second configuration to two PCIe switches in x2 port mode. The multiplexer can dynamically switch between the first configuration and the second configuration on the fly. Switching can occur, for example, in response to a hot-swap of an NVMe SSD or a policy change.
(FR) La présente invention se rapporte à des procédés et à des systèmes qui permettent de partitionner de façon dynamique des réseaux de disques PCIe sur la base d'une configuration logicielle/d'une distribution de politique. Selon un mode de réalisation, au moins un commutateur PCIe possède un port d'entrée, connecté de manière fonctionnelle à une unité CPU respective, et au moins un port de sortie. Un multiplexeur est connecté entre le ou les ports de sortie du ou des commutateurs PCIe et un réseau de disques PCIe, par exemple un disque SSD NVMe, et est configuré de sorte à connecter le réseau de disques PCIe dans une première configuration à un commutateur PCIe unique soit dans un mode de port x4, ou dans un mode de port deux x2, soit dans une seconde configuration pour deux commutateurs PCIe dans un mode de port x2. Le multiplexeur peut commuter de manière dynamique entre la première configuration et la seconde configuration à la volée. Une commutation peut se produire, par exemple, à la suite d'un échange à chaud d'un disque SSD NVMe ou d'un changement de politique.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)