Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018158651) DISPLAY PANEL, DISPLAY DEVICE, INPUT/OUTPUT DEVICE, AND INFORMATION PROCESSING DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/158651 International Application No.: PCT/IB2018/051017
Publication Date: 07.09.2018 International Filing Date: 20.02.2018
IPC:
G09F 9/30 (2006.01) ,G02F 1/1368 (2006.01) ,G09F 9/00 (2006.01) ,G09G 3/20 (2006.01) ,G09G 3/36 (2006.01) ,H01L 27/32 (2006.01) ,H01L 51/50 (2006.01) ,H05B 33/12 (2006.01) ,H05B 33/14 (2006.01)
[IPC code unknown for G09F 9/30][IPC code unknown for G02F 1/1368][IPC code unknown for G09F 9][IPC code unknown for G09G 3/20][IPC code unknown for G09G 3/36][IPC code unknown for H01L 27/32][IPC code unknown for H01L 51/50][IPC code unknown for H05B 33/12][IPC code unknown for H05B 33/14]
Applicants:
株式会社半導体エネルギー研究所 SEMICONDUCTOR ENERGY LABORATORY CO., LTD. [JP/JP]; 神奈川県厚木市長谷398 398, Hase, Atsugi-shi, Kanagawa 2430036, JP
Inventors:
山崎舜平 YAMAZAKI, Shunpei; JP
高橋圭 TAKAHASHI, Kei; JP
Priority Data:
2017-04032903.03.2017JP
2017-10058922.05.2017JP
Title (EN) DISPLAY PANEL, DISPLAY DEVICE, INPUT/OUTPUT DEVICE, AND INFORMATION PROCESSING DEVICE
(FR) PANNEAU D'AFFICHAGE, DISPOSITIF D'AFFICHAGE, DISPOSITIF D'ENTRÉE/SORTIE ET DISPOSITIF DE TRAITEMENT D'INFORMATIONS
(JA) 表示パネル、表示装置、入出力装置および情報処理装置
Abstract:
(EN) Provided is a novel display panel that is excellent in convenience or reliability. A display panel that has a buffer amplifier and a display area. The buffer amplifier comprises a first transistor and a second transistor. The display area comprises signal lines and pixels. The pixels comprise pixel circuits. The pixel circuits comprise a third transistor. The signal lines are electrically connected to a source electrode or a drain electrode of the first transistor, to a source electrode or a drain electrode of the second transistor, and to a source electrode or a drain electrode of the third transistor. The first transistor comprises a first semiconductor. The second transistor comprises a second semiconductor. The third transistor comprises a third semiconductor. The third semiconductor includes an element that is included in the second semiconductor.
(FR) L’invention concerne un panneau d’affichage novateur dont la commodité et la fiabilité sont excellentes. Ledit panneau d'affichage comprend un amplificateur tampon et une zone d'affichage. Le dispositif semi-conducteur comprend un premier transistor et un deuxième transistor. La zone d'affichage comprend des lignes de signaux et des pixels. Les pixels comprennent des circuits de pixels. Les circuits de pixels comprennent un troisième transistor. Les lignes de signaux sont connectées électriquement à une électrode source ou à une électrode de drain du premier transistor, à une électrode source ou à une électrode de drain du deuxième transistor, ainsi qu'à une électrode de source ou à une électrode de drain du troisième transistor. Le premier transistor comprend un premier semi-conducteur. Le deuxième transistor comprend un deuxième semi-conducteur. Le troisième transistor comprend un troisième semi-conducteur. Le troisième semi-conducteur comprend un élément qui est inclus dans le deuxième semi-conducteur.
(JA) 要約書 利便性または信頼性に優れた新規な表示パネルを提供する。 バッファアンプと、 表示領域と、 を有する表示パネルであって、 バッファアンプは第1のトランジス タおよび第2のトランジスタを備え、表示領域は信号線および画素を備える。画素は画素回路を備え、 画素回路は第3のトランジスタを備える。 また、 信号線は第1のトランジスタのソース電極またはド レイン電極と電気的に接続され、第2のトランジスタのソース電極またはドレイン電極と電気的に接 続され、 第3のトランジスタのソース電極またはドレイン電極と電気的に接続される。 また、 第1の トランジスタは、 第1の半導体を備え、 第2のトランジスタは、 第2の半導体を備え、 第3のトラン ジスタは、第3の半導体を備え、第3の半導体は、第2の半導体に含まれる元素を含む。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)