WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Options
Query Language
Stem
Sort by:
List Length
Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018146900) CONTROL DEVICE AND COMMUNICATION DEVICE
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/146900 International Application No.: PCT/JP2017/041660
Publication Date: 16.08.2018 International Filing Date: 20.11.2017
Chapter 2 Demand Filed: 27.06.2018
IPC:
H04L 12/28 (2006.01)
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
L
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
12
Data switching networks
28
characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
Applicants: OMRON CORPORATION[JP/JP]; 801, Minamifudodo-cho, Horikawahigashiiru, Shiokoji-dori, Shimogyo-ku, Kyoto-shi, Kyoto 6008530, JP
Inventors: TAKAI, Masaichi; JP
NISHIMURA, Yasuhiro; JP
Agent: FUKAMI PATENT OFFICE, P.C.; Nakanoshima Festival Tower West, 2-4, Nakanoshima 3-chome, Kita-ku, Osaka-shi, Osaka 5300005, JP
Priority Data:
2017-02041107.02.2017JP
Title (EN) CONTROL DEVICE AND COMMUNICATION DEVICE
(FR) DISPOSITIF DE COMMANDE ET DISPOSITIF DE COMMUNICATION
(JA) 制御装置および通信装置
Abstract:
(EN) Provided is a control device that includes: a communication unit; one or more functional units; and a communication line connecting the communication unit and the one or more functional units. The communication unit includes: a computation processing unit in which a processor executes one or more tasks; a communication circuit which handles the transmission and reception of communication frames via the communication line; and a control circuit connected to the computation processing unit and the communication circuit. The control circuit includes: a first Direct Memory Access (DMA) core for accessing the computation processing unit; a second DMA core for accessing the communication circuit; and a controller which, in response to a trigger from the computation processing unit, provides sequential commands to the first DMA core and the second DMA core in accordance with a predefined descriptor table.
(FR) L'invention concerne un dispositif de commande qui comprend : une unité de communication; une ou plusieurs unités fonctionnelles; et une ligne de communication qui connecte l'unité de communication et lesdites unités fonctionnelles. L'unité de communication comprend : une unité de traitement informatique dans laquelle un processeur exécute une ou plusieurs tâches; un circuit de communication qui gère l'émission et la réception de trames de communication par le biais de la ligne de communication; et un circuit de commande relié à l'unité de traitement informatique et au circuit de communication. Le circuit de commande comprend : un premier cœur d'accès direct à la mémoire (DMA) servant à accéder à l'unité de traitement informatique; un deuxième cœur de DMA servant à accéder au circuit de communication; et un contrôleur qui, en réponse à un déclenchement provenant de l'unité de traitement informatique, fournit des instructions séquentielles au premier cœur de DMA et au deuxième cœur de DMA conformément à une table de descripteur prédéfinie.
(JA) 制御装置は、通信ユニットと、1または複数の機能ユニットと、通信ユニットと1または複数の機能ユニットとの間を接続する通信線とを含む。通信ユニットは、プロセッサが1または複数のタスクを実行する演算処理部と、通信線を介した通信フレームの送受信を担当する通信回路と、演算処理部および通信回路に接続される制御回路とを含む。制御回路は、演算処理部にアクセスするための第1DMA(Direct Memory Access)コアと、通信回路にアクセスするための第2DMAコアと、演算処理部からのトリガに応じて、予め定義されたディスクリプタテーブルに従って、第1DMAコアおよび第2DMAコアに順次コマンドを与えるコントローラとを含む。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)