Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2018145452) SHIFT REGISTER UNIT AND DRIVING METHOD THEREFOR
Latest bibliographic data on file with the International Bureau    Submit observation

Pub. No.: WO/2018/145452 International Application No.: PCT/CN2017/101019
Publication Date: 16.08.2018 International Filing Date: 08.09.2017
IPC:
G09G 3/36 (2006.01)
G PHYSICS
09
EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
G
ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3
Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20
for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix
34
by control of light from an independent source
36
using liquid crystals
Applicants:
BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; No.10 Jiuxianqiao Rd., Chaoyang District, Beijing 100015, CN
CHENGDU BOE OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; No.1188 Hezuo Rd., (West Zone), Hi-tech Development Zone Chengdu, Sichuan 611731, CN
Inventors:
WU, Bo; CN
TAN, Wen; CN
WEI, Dongmei; CN
DENG, Yin; CN
Agent:
TEE&HOWE INTELLECTUAL PROPERTY ATTORNEYS; Chen, Yuan 10th Floor, Tower D, Minsheng Financial Center 28 Jianguomennei Avenue, Dongcheng District Beijing 100005, CN
Priority Data:
201710071687.109.02.2017CN
Title (EN) SHIFT REGISTER UNIT AND DRIVING METHOD THEREFOR
(FR) UNITÉ DE REGISTRE À DÉCALAGE ET PROCÉDÉ DE PILOTAGE DE CELLE-CI
Abstract:
(EN) A shift register unit and a driving method therefor. The shift register unit includes an input circuit (10) that is connected to a first input end (IN1) and a second input end (IN2); a pull-up circuit (20) that is connected to an output end (OUT); a first pull-down circuit (31, 301) and a second pull-down circuit (32, 302); and the input circuit (10) is configured to receive a first power signal from a first power signal end (CN), and a second power signal from a second power signal end (CNB), and the input circuit (10) is controlled by the first power signal and the second power signal; the first pull-down circuit (31, 301) and the second pull-down circuit (32, 302) are connected to the input circuit (10) and the pull-up circuit (20), and each pull-down circuit(31, 301; 32, 302) is configured to receive a control signal; and the pull-up circuit (20) is configured to receive a clock signal.
(FR) L'invention concerne une unité de registre à décalage et un procédé de pilotage de celle-ci. L'unité de registre à décalage contient un circuit d'entrée (10) qui est connecté à une première extrémité d'entrée (IN1) et à une deuxième extrémité d'entrée (IN2) ; un circuit d'excursion haute (20) qui est connecté à une extrémité de sortie (OUT) ; un premier circuit d'excursion basse (31, 301) et un deuxième circuit d'excursion basse (32, 302) ; et le circuit d'entrée (10) est configuré pour recevoir un premier signal de puissance provenant d'une première extrémité de signal de puissance (CN), et un deuxième signal de puissance provenant d'une deuxième extrémité de signal de puissance (CNB), et le circuit d'entrée (10) est commandé par le premier signal de puissance et le deuxième signal de puissance ; le premier circuit d'excursion basse (31, 301) et le deuxième circuit d'excursion basse (32, 302) sont connectés au circuit d'entrée (10) et au circuit d'excursion haute (20), et chaque circuit d'excursion basse (31, 301 ; 32, 302) est configuré pour recevoir un signal de commande ; et le circuit d'excursion haute (20) est configuré pour recevoir un signal d'horloge.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, RU, TJ, TM)
European Patent Office (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)